电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB1355M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KB1355M00DGR概述

CMOS/TTL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB1355M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1355 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【求购】大学生想买ATmega16开发板
大学生想买ATmega16开发板...
龚馨 淘e淘
AC-DC控制器、栅极驱动器、数字隔离器
AC-DC控制器、栅极驱动器、数字隔离器-------是否属于同一个含义?就是驱动MOS门极的器件,这个隔离的定义是指啥?有变压器肯定是隔离的啊 575699575698575697575696575695575694 ...
QWE4562009 分立器件
nkstub.lib unexpected
请教各位大侠: 小弟今天在编译WinCE 6.0 BSP的时候,卡在Oal下面就是过不去, 错误信息如下: BUILD: C:\WINCE600\PLATFORM\mini2440\Src\Oal\OalExe\sources(15) : U1033: syntax error ......
hjting2004 嵌入式系统
汇总:CH554测评
汇总贴:CH554评估板测评 @ltbytyn CH554评测— by ltbytyn CH554评测——测试前篇 CH554评测——CH554硬件篇 CH554评测——CH55开发板体验篇 CH554评测——CH554软件篇之触摸按键 CH55 ......
okhxyyo 单片机
I2C配置没有ACK [
我用FPGA通过I2C配置ADV7181B,但是ADV7181B没有ACK,他的供电和复位都是正常的,请问有啥可能的原因导致的吗? 如何确实是不是烧了? 我之前是有ACK的。。...
3008202060 模拟电子
有没有那位整过自绘CheckBox?帮忙看个问题
我准备重载CButton类,实现自绘CheckBox,就是用两幅图片代替系统的方框,现在发现一个问题,就是当点击CheckBox然后放开鼠标后,还是会出现系统方框,经过跟踪发现处理BM_SETSTATE的时候画的,有没有 ......
zzwwjj 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1208  2092  37  159  1273  47  1  45  14  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved