电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB760M000BGR

产品描述LVPECL Output Clock Oscillator, 760MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB760M000BGR概述

LVPECL Output Clock Oscillator, 760MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB760M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率760 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
急!请问有哪些专业生产DB9接头的厂家?
另外,我需要的db9是符合中国rohs环保认证的!谢谢!...
outblue 嵌入式系统
Wince下如何禁止系统自动弹出电量低的警告!
Wince下如何禁止系统自动弹出电量低的警告! 因为我们自己做了一个shell,所以需要禁止系统自动弹出的所有消息,不然界面上很难看。这个电量低的警告由我们自己来做,不需要系统的。 望大侠们 ......
nettop 嵌入式系统
有没有做MP4的,请教下问题
请问做MP4的工程师,你们在做电源管理时,是把充电电路和DC/DC、LDO选用一个电路,还是分开选用好,或者是主芯片中包含有充电电路? 麻烦回复一下,多谢!...
linearchina 嵌入式系统
求毕业设计——基于单片机的(DS18B20)温度自动控制系统
急啊。16号就要交初稿了。麻烦各位XDJM帮帮忙。...
zigo 单片机
弱弱地问个无线路由的问题~~~请各位大大帮助
各位见笑~~~ 问题1、现在的无线路由器一般采用何种无线技术 问题2、类似CISCO、华为、TPLINK、D-LINK等这些厂商的无线路由都用些什么CPU以及CPU上的OS。 这些东西我在网上找了好久, ......
hxuan 嵌入式系统
如何连接3线I2S和4线I2S?
做项目时用到了STM32和语音芯片WM8974,STM32的I2S接口是标准的1、LRCLK 2、BCLK 3、SD 但WM8974的接口是1、LRCLK 2、BCLK 3、VIN 4、VOUT 如何实现两个芯片的连接?...
fund123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 173  1862  1472  2011  1677  52  35  36  5  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved