电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5T93GL101PFGI8

产品描述Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), PQFP44, GREEN, TQFP-44
产品类别逻辑    逻辑   
文件大小155KB,共14页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

5T93GL101PFGI8在线购买

供应商 器件名称 价格 最低购买 库存  
5T93GL101PFGI8 - - 点击查看 点击购买

5T93GL101PFGI8概述

Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), PQFP44, GREEN, TQFP-44

5T93GL101PFGI8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码QFP
包装说明LQFP,
针数44
Reach Compliance Codecompliant
ECCN代码EAR99
系列5T
输入调节DIFFERENTIAL MUX
JESD-30 代码S-PQFP-G44
JESD-609代码e3
长度10 mm
逻辑集成电路类型CLOCK DRIVER
湿度敏感等级3
功能数量1
反相输出次数
端子数量44
实输出次数10
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)2.2 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.075 ns
座面最大高度1.6 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度10 mm
最小 fmax450 MHz
Base Number Matches1

文档预览

下载PDF文档
IDT5T93GL101
2.5V LVDS 1:10 GLITCHLESS CLOCK BUFFER TERABUFFER II
INDUSTRIAL TEMPERATURE RANGE
2.5V LVDS 1:10
GLITCHLESS CLOCK BUFFER
TERABUFFER™ II
FEATURES:
IDT5T93GL101
Guaranteed Low Skew < 75ps (max)
Very low duty cycle distortion < 100ps (max)
High speed propagation delay < 2.2ns (max)
Up to 450MHz operation
Selectable inputs
Hot insertable and over-voltage tolerant inputs
3.3V / 2.5V LVTTL, HSTL, eHSTL, LVEPECL (2.5V), LVPECL (3.3V),
CML, or LVDS input interface
Selectable differential inputs to ten LVDS outputs
Power-down mode
2.5V V
DD
Available in TQFP package
DESCRIPTION:
APPLICATIONS:
• Clock distribution
The IDT5T93GL101 2.5V differential clock buffer is a user-selectable
differential input to ten LVDS outputs . The fanout from a differential input to ten
LVDS outputs reduces loading on the preceding driver and provides an efficient
clock distribution network. The IDT5T93GL101 can act as a translator from a
differential HSTL, eHSTL, LVEPECL (2.5V), LVPECL (3.3V), CML, or LVDS
input to LVDS outputs. A single-ended 3.3V / 2.5V LVTTL input can also be
used to translate to LVDS outputs. The redundant input capability allows for a
glitchless change-over from a primary clock source to a secondary clock
source. Selectable inputs are controlled by SEL. During the switchover, the
output will disable low for up to three clock cycles of the previously-selected input
clock. The outputs will remain low for up to three clock cycles of the newly-
selected clock, after which the outputs will start from the newly-selected input.
A FSEL pin has been implemented to control the switchover in cases where a
clock source is absent or is driven to DC levels below the minimum specifications.
The IDT5T93GL101 outputs can be asynchronously enabled/disabled.
When disabled, the outputs will drive to the value selected by the GL pin. Multiple
power and grounds reduce noise.
FUNCTIONAL BLOCK DIAGRAM
GL
G1
Q1
Q1
OUTPUT
CONTROL
PD
OUTPUT
CONTROL
Q2
Q2
A1
A1
1
OUTPUT
CONTROL
Q3
Q3
A2
A2
0
OUTPUT
CONTROL
Q4
Q4
SEL
FSEL
G2
OUTPUT
CONTROL
Q5
Q5
OUTPUT
CONTROL
Q6
Q6
OUTPUT
CONTROL
Q7
Q7
OUTPUT
CONTROL
Q8
Q8
OUTPUT
CONTROL
Q9
Q9
OUTPUT
CONTROL
Q10
Q10
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
JANUARY 2007
DSC-6741/5
© 2007 Integrated Device Technology, Inc.

5T93GL101PFGI8相似产品对比

5T93GL101PFGI8 5T93GL101PFGI
描述 Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), PQFP44, GREEN, TQFP-44 Low Skew Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), PQFP44, GREEN, TQFP-44
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
零件包装代码 QFP QFP
包装说明 LQFP, LQFP, TQFP44,.47SQ,32
针数 44 44
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
系列 5T 5T
输入调节 DIFFERENTIAL MUX DIFFERENTIAL MUX
JESD-30 代码 S-PQFP-G44 S-PQFP-G44
JESD-609代码 e3 e3
长度 10 mm 10 mm
逻辑集成电路类型 CLOCK DRIVER LOW SKEW CLOCK DRIVER
湿度敏感等级 3 3
功能数量 1 1
端子数量 44 44
实输出次数 10 10
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LQFP LQFP
封装形状 SQUARE SQUARE
封装形式 FLATPACK, LOW PROFILE FLATPACK, LOW PROFILE
峰值回流温度(摄氏度) 260 260
传播延迟(tpd) 2.2 ns 2.2 ns
认证状态 Not Qualified Not Qualified
Same Edge Skew-Max(tskwd) 0.075 ns 0.075 ns
座面最大高度 1.6 mm 1.6 mm
最大供电电压 (Vsup) 2.7 V 2.7 V
最小供电电压 (Vsup) 2.3 V 2.3 V
标称供电电压 (Vsup) 2.5 V 2.5 V
表面贴装 YES YES
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 MATTE TIN Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 0.8 mm 0.8 mm
端子位置 QUAD QUAD
处于峰值回流温度下的最长时间 30 30
宽度 10 mm 10 mm
最小 fmax 450 MHz 450 MHz
Base Number Matches 1 1
求职
本人2014届中国地质大学(武汉)的学生,今年7月份毕业的,去年校招时拿了几个offer,结果选择了现在这一家,小军工创业公司,做夜视的,去年10月份开始一直在这边实习,今年毕业上班一个月公司 ......
cuijier 工作这点儿事
DSP 优化心得
本帖最后由 Jacktang 于 2017-6-23 21:17 编辑 C6XX优化经验总结一、c6x的编译的常用选项(一)c6x的编译程序为“cl6x.exe”使用的方法 Cl6x Cl6x: 编译程序Options: 编译选项Filen ......
Jacktang DSP 与 ARM 处理器
出几本书
以下价格均不包含邮费。 1.Windows API开发详解(带光盘)原价50买的,现20出。 http://2.taobao.com/item.htm?spm=2007.1000622.0.0.Rp7IuK&id=45612533389 2.爱上单片机(第2版)原价4 ......
人民币的幻想 淘e淘
中国工程师生存情况大揭密!欢迎揭黑!
由于经济环境方面的原因,毫不夸张地说,中国工程师的生存状况在脑力劳动者群体中的表现和体力劳动者群体中的井下矿工极为相象,比如他们都背负着巨大的压力(当然一个是精神压力一个肉体的压力 ......
shihuashishuo 测试/测量
呆滞库存处理的讨论
大家好,作为十年资深采购的我,很头痛企业的呆滞库存处理,如果大家有好的处理渠道或方式,欢迎跟贴讨论! ...
xiaochong0769 聊聊、笑笑、闹闹
AD9852和AD9854的区别是什么?
AD9852和AD9854的区别是什么?...
caijianfa55 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 906  1430  1892  1  1077  43  26  19  49  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved