电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB589M000DG

产品描述CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DB589M000DG概述

CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB589M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率589 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

请问有工程师朋友有评过高级测量职称的吗》?
请问有工程师朋友有评过高级测量职称的吗》?不限地区,有评过高级测量职称就可以,不需坐班,仅兼职岗,联系:15626218590 qq2548389120 小曹 ...
1852047961 测试/测量
uatr的 困惑
1、51单片机-uatr的外接方式分为232 或485呢接线有什么区别吗?db9中不都是2.3.5吗? 2、发送的格式是不是“起始位--数据--crc--停止位”? 3、奇偶校验与crc的关系是什么?(用了crc,就 ......
fengyun11747 Microchip MCU
求大家推荐一个可以采样0~10V电压的AD芯片
求大家推荐一个可以采样0~10V电压的AD芯片,小弟做一个项目,要测很宽的电流,经过互感器转换之后,电压大约为0~8V,求大家推荐一款AD采样芯片,量能便宜一点 ...
w453509596 ADI 工业技术
89美金FPGA开发板
:loveliness:...
lvjiantao FPGA/CPLD
“ADI实验室电路技术中心” 在EEWORLD安家啦!!!
从今天开始,”ADI实验室电路技术中心“正式落户EEWORLD!顾名思义:Circuits from the Lab™ 实验室电路是经过测试的参考电路, 有助于加速设计,同时简化系统集成,帮助并解决当今模拟、混 ......
EEWORLD社区 ADI 工业技术
美国电源市场预测
美国开关电源商业市场是与台式计算机、电话机产品市场同步发展的,随着计算机通讯设备迅速、持续稳定的增长及新的IT网络产品市场的迅速增长,未来的电源市场是非常乐观的。基于对VDC'S“美国商 ......
zbz0529 电源技术

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2178  2631  425  2714  2771  44  53  9  55  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved