电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA1413M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1413MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WA1413M00DGR概述

CMOS/TTL Output Clock Oscillator, 1413MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA1413M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1413 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[家庭智慧照明控制与室内环境监测系统]--1.开箱贴&暖场贴
本帖最后由 传媒学子 于 2021-4-18 21:50 编辑 RSL10是物联网(Internet-of-Things (IoT))应用中的一款非常实用的芯片;兼顾功耗的通信,近端蓝牙,远端2.4G,低电压工作,完整的开发SDK和 ......
传媒学子 物联网大赛方案集锦
reginit.int中有的注册表信息为什么在makeimg的时候没有作进镜像里?
rt 这个问题困惑了很久 比如这个 @="OemSmartUI.dll" "UIExtension"="{64839AC4-4634-4299-9371-8B704014BC28}" 这些信息就没有做到镜像里 有知道原因的吗???? 小弟 ......
67067710 嵌入式系统
Alters 镜像下载问题
一个SOC芯片、做FPGA验证、搭好平台后下载镜像。 平台是DE2-115,验证需要用到扩展板,扩展板上面主要是USB,扩展板用DE2上面的HSMC接口。问题出现了,同一个镜像在一块DE2板子上面是可以跑 ......
franky89 FPGA/CPLD
有没有实用的光敏控制器,跟按键控制器的原理图
大神有吗?求分享...
W鑫鑫 电源技术
还是USB
计算机要通过USB从一个外设里接收数据,已经安装了相关驱动。请问怎么样才能实现这一功能...
何贵君 嵌入式系统
AVR ISP下载失败
mega16一直下载失败 检查过ISP链接正确 芯片肯定是好的 供电没问题(因为JTAG可以用) 但是ISP就是不好 于是我比较了下我和同学最小系统的区别 ( 我同学买的开发板可以ISP ) 最后发现 ......
常见泽1 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2436  427  1427  2243  412  11  9  39  42  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved