电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC188M000DGR

产品描述LVPECL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AC188M000DGR概述

LVPECL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC188M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率188 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
220VAC抗干扰电路共模电感的选举
在网上查过很多关于220VAC共模电感的资料,不是算的公式太太复杂;就是要求自己做实验自己试;哎;我司有没什么设备;还是来这里请教大神快快现身;给个简单易懂的方法;或者你知道这种电路用哪 ......
NJMKL 电源技术
你为什么学ARM?
“我为什么要学ARM?”你有否认真思考这个问题。 早前几年在参加省内的单片机研讨会的时候,我们的省单片机协会会长在致开幕词的时候说他参加全国单片机学术研讨会感触最深的就是:ARM一统天 ......
tiankai001 单片机
把文件移到开发板上
参与HELPER2416开发板助学计划希望大侠们不要嘲笑,之前没有Linux的基础,所以现在只能做这个了。另外不是不来论坛分享,而是水平确实只有那么一点,前些日子天天来看论坛的,又夹杂有省赛最后 ......
会飞的IC 嵌入式系统
用PB5生成一个工程,如D:\WINCE500\PBWorkspaces\123.pbxml并已经编译成功,把这个工程文件拷贝到其他盘符目录下并改名为111.p
用PB5生成一个工程,如D:\WINCE500\PBWorkspaces\123.pbxml并已经编译成功,把这个工程文件拷贝到其他盘符目录下并改名为111.pbxml,双击打开这个文件,还能成功创建原工程吗? 在新文件111. ......
bigfatty 嵌入式系统
5v转正负15v
5v转正负15v的芯片有哪些?性能哪些比较好? 高手们帮个忙,给个建议。。。...
votex威 模拟电子
像苹果一样create Device
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 iPad从4月3日上市开售,短短28天销量就突破百万,而iPhone在2007年推出后74天,才突破了百万销量。不可否认,苹果开拓新市场的能力。 ......
天天谈芯 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 77  2192  833  1466  1735  29  22  26  20  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved