电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB1297M00DGR

产品描述LVPECL Output Clock Oscillator, 1297MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB1297M00DGR概述

LVPECL Output Clock Oscillator, 1297MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB1297M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1297 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
发现附件下载有一些问题
之前下载附件的时候会发生有些附件可以下载,而有些老是下载失败,我以为是网速的问题,今天有位兄弟让我发一份原来传的附件到他邮箱,我想是不是有一部分人都有这样的问题呢,大家有谁也碰到这 ......
leekuip 为我们提建议&公告
quartus出现的问题
好像不支持bmp文件 只好打包了 15413 15415 15414 15416...
heningbo FPGA/CPLD
传感器磁环的加工工艺及过程重要控制方法
各路好汉,小女纸最近迷上了传感器{:1_112:}但是,对里边的磁环了解不多,想知道传感器磁环的加工工艺及过程重要控制方法希望您伸出贵手相助哦:loveliness:,当然喽,事成之后,小女子有以为报 ......
大静 工业自动化与控制
八个好习惯让你平步职场
  守时的乌龟和不守时的兔子做选择,老板更喜欢虽然慢,但是准时到点的乌龟。每天适当的给予别人赞美是激励的好方法,赞扬他们的每一点成就和进步,或许因为你的赞美,这一天阳光也灿烂了许多 ......
ESD技术咨询 工作这点儿事
WINCE驱动dll加载问题
我在移植SC2440驱动cdev.dll,它在注册表里的项如下。但是它的入口函数DllEntry在process attach之后立刻就process detach了,初始化函数DEV_Init没有执行,DEV_Init函数在开头用RETAILMSG打印一 ......
jqq850226 嵌入式系统
繁忙的一天又开始了
12:30繁忙的一天又开始了...
hchen 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 358  1903  1015  2032  588  6  22  26  28  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved