电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC1355M00DG

产品描述LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AC1355M00DG概述

LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC1355M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1355 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教:如何用内存中的位图数据绘图?
内存中的数据是解压缩出来的bmp文件,是一个完整的bmp文件,包括BITMAPFILEHEADER,BITMAPINFO等这些数据。现在想用该位图中的数据来绘图,一般要如何操作? PS:我google了,看到有用Crea ......
manbuzhe 嵌入式系统
我来评论,太阳能光伏发电解决方案
太阳能光伏发电,绿色、环保、你低碳。 主要挑战和系统考虑 更高的可靠性和更低的装配/制造成本 相对恶劣的环境,温度最高达+125°C 电源转换效率至关重要,器件功耗应尽可能低 ......
gs001588 ADI 工业技术
自己发的帖子,发现有错误,还能编辑吗 ?
自己发的帖子,发帖后,发现有错误,想编辑修改,可以没有 找到 编辑 标签。 请问 论坛管理员: 自己发的帖子,发现有错误,还能编辑吗 ? 谢谢! ...
yhye2world 为我们提建议&公告
JTAG 2脚电压问题
我的JTAG2脚电压怎么测都没有啊。以至于无法和我的目标板硬件连接,因为没电的缘故。我的板子VCC是和JTAG2脚连接的,想用仿真器供电,但是仿真器并没有输出电压啊。有人说仿真器不仿真时就输出 ......
wdyzleilei 微控制器 MCU
关于低功耗的软硬件设计
1,对于消耗电流大的功能模块,不管是内部的还是外部的,都做关断操作(包含软件不使能). 内部模块包括SVS,ADC, REF,外部的诸如传感器激励电路,光电偶合电路,外部运放或AD采集IC,这些在不使用的 ......
eleclike 单片机
2017级大学生电子设计竞赛控制。
有没有大神们,研究过近几年 电赛控制组有哪些常用的模块。...
CN丶bob 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2227  75  2290  1346  1946  14  11  41  34  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved