电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VB113M000DGR

产品描述CMOS Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531VB113M000DGR概述

CMOS Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VB113M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率113 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
竞赛中会用到的封装大全哦
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 47778 ...
dtcxn 电子竞赛
比赛将近 现在要做的是好好休息
本帖最后由 paulhyde 于 2014-9-15 03:05 编辑 四天三夜很累的,现在一定要调整自己的状态到最好,千万不能熬夜 ...
longhaozheng 电子竞赛
问个简单问题:如何生成可以烧录到nor flash里的bootloader目标代码?
我用的pb5.0. 有一个三星的s3c2410的bsp. 想编译连接生成可烧录到norflash里的目标代码,这样我可以使用eboot用网口下载系统映像. 关键是我不知道怎么去编译这个bsp. 哪位高人给说明一个. ......
mymehis 嵌入式系统
电流采样的几种方式
电流采样的几种方式 1.直接用采样电阻,ADC测量电阻上面的压降,不经过运放等处理电路 2.用采样电阻,ADC测量电阻上面的压降,经过运放等处理电路,比如差分放大、跟随器等 3.电表、智能 ......
QWE4562009 分立器件
期待cyclone V 高性能低成本FPGA评估板
目前公司的一个项目想用cyclone V GXC7的片子做FC光纤网络交换机,该交换机实现4个SFP光纤交换端口和2个SFP光纤网络采集监控 口。板载DDR3缓冲交换的报文,同事还有大容量FLASH存储用户感兴趣 ......
hunansunjianjun FPGA/CPLD
在pc上如何编程控制activesync的连接设置
在pc上如何编程控制activesync的连接设置 我想控制断开usb连接...
huahuikai 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2413  355  2492  2008  1632  36  39  49  10  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved