电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC204M000DGR

产品描述LVPECL Output Clock Oscillator, 204MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EC204M000DGR概述

LVPECL Output Clock Oscillator, 204MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC204M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率204 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
linux系统跑飞
我的系统基于linux基础加了自己的LCD,触摸屏等驱动,现在这套系统在一套板子上跑的好好的,在另外一套板子上跑2分钟后,系统就瘫痪了,死机了,只好重新上电重启。这第二套板子和第一套在LCD、 ......
pengdingbo Linux开发
PICC库函数共享下载,方便大家查阅函数库。
PICC库函数共享下载,方便大家查阅函数库。 119242...
liuwenliang2012 Microchip MCU
求单片机项目开发兼职 珠海中山
1.空闲时间充足,承接中山珠海等地单片机开发项目,拥有多年单片机项目开发经验,能独立完成电子产品的软硬件设计,熟悉项目开发,有多个项目已经成功上市 2.精通STC,51系列,瑞萨(NEC),A ......
qiuhualach 求职招聘
求开发板
没有用过TI的单片机。想学学~~~~ 想购买一套二手EKK-LM3S8962用于学习 本人想购买一套二手EKK-LM3S8962用于学习,价格不要太高。最小班也行 如果那位前辈有要转手的,请给我发邮件44130905 ......
qixiangyujj 淘e淘
R16本身的io写入速度多少?
A: R16本身的io写入速度多少? B:你是怎么测试磁盘的写入速度的 A: time dd if=/dev/by-name/rootfs_data of=test.dbf bs=8k count=300000 du -sm test.dbf 第一个命令写入了10秒,第二个 ......
明远智睿Lan 综合技术交流
linux下的嵌入式开发问题
求高手支招! 我现在的问题是这样的: 因为我用了一年多的UBUNTU了。现在买了一个0K2440的板子,里面的所有教程都是针对ADS开发环境的,我又一点都不想不换回WIN操作系统,于是一大批问题就 ......
jasonb Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 545  1983  1241  2504  2536  34  50  54  20  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved