电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB817M000DG

产品描述CMOS/TTL Output Clock Oscillator, 817MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WB817M000DG概述

CMOS/TTL Output Clock Oscillator, 817MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB817M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率817 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
设计要求:输入交流电压220V
设计要求:输入交流电压220V,f=50Hz,输出电压12V-20V 输出电流最大值300mA,输出保护电流400-500mA 输出电阻R<0.1Ω,稳压系数S≤0.01...
STORMc 模拟与混合信号
《最受欢迎的IC》评选活动:你最喜爱那家公司的手机芯片组
为了促进电子工程世界与广大工程师更良好的互动,帮助电子工程世界了解工程师意见,以便促使其为广大工程师提供更好的产品及服务。电子工程世界特举办“最受欢迎的IC”评选活动。 1、你最喜 ......
呱呱 单片机
lm3s8962采样率问题!
LM3S8962号称 1MB的采样率 我看没那么快! 最近打算用LM3S8962做一个正弦波的20K频率的采样,发现采回来的数据一塌糊涂!,用1MB的去采,采回来根本不是正弦波! 相当不稳,我是用DEMO板子做 ......
yjneedsky 微控制器 MCU
PN532芯片
有没有大神知道PN532芯片的相关知识,可以留个联系方式吗 ...
Ivanka PCB设计
电平不兼容
请问如何解决430与外围设备电平不兼容问题啊?比如ds12c887的最小高电平为4.25v,要怎样才能与430搭配使用,请知道的师傅多多指教,小弟非常感谢!...
守月 微控制器 MCU
【FPGA助学】没闲着,在想上位机的程序,附图
120863 图片有些不给力啊,没有PS的原始效果。还没想好除了控制一些资源还能干什么?...
kdy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 413  1128  2583  1902  738  39  32  49  42  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved