电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB327M000DG

产品描述CMOS/TTL Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QB327M000DG概述

CMOS/TTL Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB327M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率327 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ST意法半导体一季度收入23.6亿美元
意法半导体(STMicroelectronics)今天公布了2006年第一季度的财务报告(截至2006年4月1日)。 第一季度净收入23.64亿美元,比去年同期的20.83亿美元提高13.5%。汽车和无线应用产品销售收入的两 ......
rain 单片机
友晶科技 DE10-Standard 配套参考资料大全(免费下载、不定期更新!)
本帖最后由 DoreenLiu 于 2022-1-24 15:19 编辑 官网DE10-Standard CD下载:http://www.terasic.com.cn/cgi-bi ... o=1105&PartNo=4(包括 DE10-Standard 中文和英文手册,电路图, 各种外 ......
DoreenLiu FPGA/CPLD
请教下 你们学习单片机是如何起步的
如题,小弟才刚开始学习单片机,就是基础都才开始,仰慕高手能自己编程,但是一直不清楚该如何去学习,尤其是编程方面的,是否还需要别的啥语言基础才行呢,向各位大大们求教下,你们学的时候, ......
godyness 51单片机
pxa270扩展Sdram问题,升级为256M,如何实现?
目前,我的主板配置是pxa270+wince5.0,内存是2片64M(16位)三星系列的Sdram组成128M Sdram,现在想把内存升级到256M,但是又没有单片为128M的同系列的SDRAM,所以想由4*64M的方式,可行不?硬 ......
123456ds 嵌入式系统
不停调用同一资源,会出现抢资源的问题嘛
两个线程,一个线程连续要求另一个线程弹出同一个资源的对话框,会出现抢资源的问题嘛?...
yellowbo 嵌入式系统
msp430系列的单片机可以直接控制IDE接口及SATA接口的硬盘吗?
msp430系列的单片机可以直接控制IDE接口及SATA接口的硬盘吗?...
mh2488 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2916  494  1746  230  1994  44  21  43  19  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved