电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA820M000DGR

产品描述LVDS Output Clock Oscillator, 820MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA820M000DGR概述

LVDS Output Clock Oscillator, 820MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA820M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率820 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
运放失调电流如何测?
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 在做运放参数测试仪的时候,我们遇到了测试失调电压测很准,但是失调电流却测不准,这会是什么原因呀。求大侠指导。。。 本帖最后由 决意沧海 ......
决意沧海 电子竞赛
关于msp430PWM驱动LED程序问题?
/******************************************************* 程序功能:用从P2.3和P2.4输出的PWM波形驱动LED闪烁 P2.3口输出方波的占空比为75% P2.4口输出方波的占空比 ......
蜗牛snail 微控制器 MCU
咨询一下有哪位用TPA6120A2做过耳放
本帖最后由 dontium 于 2015-1-23 11:38 编辑 咨询一下有哪位用TPA6120A2做过耳放啊?这个芯片效果怎么样?另外电路这样改可以吗?或者又好的电路推荐吗?有的希望分享一下 谢谢159831 ......
164908060 模拟与混合信号
收一块CC3200或CC3220的开发板
如题,便宜收块二手学习板,想自学WIFI,有不用的联系,谢谢 ...
OURJCDZ 无线连接
2016年度十大新兴技术:无人驾驶/器官芯片上榜
世界经济论坛今年六月份在天津夏季达沃斯年会上发布2016年度十大新兴技术。这份榜单由论坛的新兴技术跨界理事会编译,与《科学美国人》杂志合作出版,理事会在遴选榜单时非常看重的一个标准是: ......
赵玉田 能源基础设施
请教旋转编码器的编程思路。我的方法会有误检测
各位大虾: 现在我手上有一颗旋转编码器,想自己学写程序读取编码器的正转,反转状态,但是,试了3种方法,都无法得到满意的结果,特在此请教用过这种编码器的大虾,程序应该怎么写,才可 ......
lizengmao 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1956  1756  2308  1899  2655  52  40  54  15  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved