电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB177M000DG

产品描述LVDS Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB177M000DG概述

LVDS Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB177M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率177 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
内置SED1520控制驱动器的图形液晶显示模块MGLS-12032在智能测试仪中的应用
文章介绍了内置SED1520图形液晶显示模块MGLS-12032的特点和工作原理 ,给出了MGLS-12032与8031单片机的接口电路 ,介绍了SED1520的指令集 ,并结合具体实例给出了显示模块的相关程序。 ...
zzzzer16 测试/测量
AD如何导入DWG文件完整内容,或是AD如何敷环形带状区域铜?
各位技术大佬: 您们好! 小弟最近帮朋友做一块板子。朋友从事RF射频行业,但是他想通过AltiumDesigner绘制PCB去生产这块高频板子。给我了DWG文件,文件是这样的,黑色区域都是敷铜。 ......
倾慕° PCB设计
新手上路认识PCB-1
新手上路认识PCB-1...
fighting PCB设计
如何发进度贴,请看此链接,谢谢配合
https://bbs.eeworld.com.cn/thread-413866-1-2.html帖子中说明了为了方便管理大家的帖子,“需要参与DIY活动的朋友请注意,直到今天板子应该都发到了大家手里,接下来大家的任务就是开始按照周 ......
youzizhile 瑞萨MCU/MPU
DSP程序跑飞的体会
我所知道的DSP程序跑飞的原因有: 硬件:1.复位电路不稳定;2.电源不稳定;3.地线不稳定。 软件:1.不小心操作到了子函数返回地址值。 2.数值溢出,读写了超过范围的存储空间,堆 ......
Jacktang DSP 与 ARM 处理器
定期评选积极参与者,开发板、精美小礼品精彩大放送
从即日起,为答谢长期关心与支持电子工程世界论坛的各位研发人员,自由电子爱好者及各高校的同学们,我们每月将评选出5位论坛积极参与建设者,并发送电子开发板或其他精美小礼品,在大家共同 ......
亲善大使 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2247  2485  1434  655  227  4  35  14  51  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved