电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGB47.457/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACGB47.457/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGB47.457/14.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
求助:Aavlon MM问题
我用DE1-SoC板和THDB-ADA子卡做数据采集实验,以terasic的培训教程6.5节(6.5 FPGA 访HPS 内存DEMO)中的例子(bmp_save)作为基础修改,最近在QSYS生成时出一错误:Error: mm_interconnect_1: Ex ......
cncqzxj FPGA/CPLD
信号滤波器电路
1、信号滤波器的作用:   与电源滤波器的区别和相同点:   2、LC 串联和并联电路的阻抗计算,幅频关系和相频关系曲线。   3、画出通频带曲线。   计算谐振频率。 340006 ......
fish001 模拟与混合信号
CC2530通用I/O
本帖最后由 Jacktang 于 2020-11-5 21:30 编辑 PxSEL寄存器用来设置端口为通用IO还是外设IO,0为通用IO、1为外设IO,默认为通用IO。 PxDIR寄存器用来设置端口为输入还是输出,0为输入、1 ......
Jacktang 无线连接
RFID的技术实现酒店管理的规模化
随着人们生活,工作地点的多样化,酒店的市场需求也在不断趋向多元化、高要求标准,酒店的环境质量也是客户一直选择的重点。提供良好的酒店设备服务以及质量服务都是满足客户的需求,提高客户的 ......
火辣西米秀 无线连接
基于MSP430F5438关于 basic io的学习
1.熟悉MSP430的时钟系统 2.操作GPIO view plain copy // 时钟默认情况 // FLL时钟 FLL选择 XT1 // 辅助时钟 ACLK选择 XT1 32768Hz // 主系统时钟 MCLK选择 DC ......
fish001 微控制器 MCU
冒着被拍砖危险,推荐安卓平板电脑
为活跃板块,我力推我的好东东7寸安卓平板电脑。大家都会问推荐东东有什么不好,为什么要被拍砖,因为这个东东得花钱地。至于好不好我会给个评价。 这个是我从网上购的先说它的缺点: 1、电 ......
ddllxxrr 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 348  1231  1583  1193  1537  50  8  9  52  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved