电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA233M000DGR

产品描述LVPECL Output Clock Oscillator, 233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EA233M000DGR概述

LVPECL Output Clock Oscillator, 233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA233M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率233 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
老北京文化:老北京的“吆喝”
胡同叫卖"吆喝" "吆喝"是老北京胡同里的一种叫卖声音,如果按照有了北京的胡同才有了吆喝的说法,在有着与人类差不多相同久远历史的叫卖家族中吆喝确实太年轻了。吆喝虽然很年轻但因集唱、念 ......
soso 聊聊、笑笑、闹闹
书籍电子版
有没有人有STM32库开发实战指南 刘火良,杨森著这本书的电子版啊,买书挺贵的,最近双十一也不想赶这个时间,有没有谁有这本书的电子版啊,分享一下把 ...
cclccl941123 stm32/stm8
请教下modelsim中怎么仿真PLL
现在做的一点东西,里面用到了PLL,做了个时钟的三倍频: PLL39MHzx3 PLL39MHzx3_M( .inclk0(DSP39MHz), .c0(CLK_M) ); 下载到FPGA运行没问题的. 但是用modelsim仿真的时候,给可DSP39M ......
astwyg FPGA/CPLD
关于LM4F232,求助资料
CFAL9664B-F-B1的底层库函数: cfal96x64x16.c 求讲解,或者资料。...
benbending 微控制器 MCU
转帖]PCB设计流程(新手必读)
PCB设计流程(新手必读) 更多精彩请您访问:http://www.51dz.com/index.asp?i=wen3329   一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和DRC检 ......
hcbhcbhcbhcb 单片机
【求助】求助,430F149自行修改代码问题?
我的设备是车辆上用,使用了149内部信息段和不用的程序代码区来存储信息;安装上去后,过不了几天,设备相继就出问题了,现象不一,有死机的,有程序不能运行的,有某些功能不行的,等等。我就 ......
Hellenlee 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2251  635  653  1006  1268  50  12  56  1  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved