电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVCH16244AEV,157

产品描述74LVC16244A; 74LVCH16244A - 16-bit buffer/line driver; 5 V input/output tolerant; 3-state BGA 56-Pin
产品类别逻辑    逻辑   
文件大小252KB,共14页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 全文预览

74LVCH16244AEV,157概述

74LVC16244A; 74LVCH16244A - 16-bit buffer/line driver; 5 V input/output tolerant; 3-state BGA 56-Pin

74LVCH16244AEV,157规格参数

参数名称属性值
Brand NameNexperia
是否Rohs认证不符合
厂商名称Nexperia
零件包装代码BGA
包装说明VFBGA-56
针数56
制造商包装代码SOT702-1
Reach Compliance Codenot_compliant
系列LVC/LCX/Z
JESD-30 代码R-PBGA-B56
JESD-609代码e0
长度7 mm
逻辑集成电路类型BUS DRIVER
湿度敏感等级2
位数4
功能数量1
端口数量2
端子数量56
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码VFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, VERY THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)240
传播延迟(tpd)11.3 ns
座面最大高度1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距0.65 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度4.5 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC16244A; 74LVCH16244A
Rev. 15 — 15 February 2019
16-bit buffer/line driver; 5 V input/output tolerant; 3-state
Product data sheet
1. General description
The 74LVC16244A; 74LVCH16244A are 16-bit non-inverting buffer/line drivers with 3-state bus
compatible outputs. The device can be used as four 4-bit buffers, two 8-bit buffers or one 16-bit
buffer. It features four output enable inputs, (1OE to 4OE) each controlling four of the 3-state
outputs. A HIGH on nOE causes the outputs to assume a high-impedance OFF-state.
Inputs can be driven from either 3.3 V or 5 V devices. When disabled, up to 5.5 V can be applied to
the outputs. These features allow the use of these devices in mixed 3.3 V and 5 V applications.
The 74LVCH16244A bus hold on data inputs eliminates the need for external pull-up resistors to
hold unused inputs.
2. Features and benefits
5 V tolerant inputs/outputs for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Multibyte flow-through standard pin-out architecture
Low inductance multiple power and ground pins for minimum noise and ground bounce
Direct interface with TTL levels
High-impedance when V
CC
= 0 V
All data inputs have bus hold. (74LVCH16244A only)
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM ANSI/ESDA/Jedec JS-002 exceeds 1000 V
Specified from -40 °C to +85 °C and -40 °C to +125 °C
截取打印机的要打印的数据内容,并且提取其中一些特定的数据,给银子。
截取打印机的要打印的数据内容,并且提取其中一些特定的数据, 本地打印,并口打印机,XP系统. 如有谁能解决,请联系黄先生,QQ:28291106,msn:robotcn@msn.com....
dq010dq 嵌入式系统
求购一块2手的XILINX开发板
本人新学XINLINX,想求购一块2手的开发板Spartan-3E就行,有的加QQ1136027910,老鸟的话留着也没用吧!:)...
jxa19890929 淘e淘
购买电源被圆通速递坑的全过程
由于平时修理电器需要常用的维修电源,自己做了一台外壳太大,干脆购买一台吧这不从网络上选中浙江一家公司,汇款过去了当天下午给我发货来了,使用的就是圆通速递公司,大约4天以后我们当地的 ......
nhsl 淘e淘
称重传感器灵敏度与衡器量程的关系
我们在前面所举的几个例子,其称重传感器灵敏度以S = 2mv / v 考虑的,如果灵敏度S = 1mv / v 来考虑会怎么样呢?对同样是选用单只称重传感器的衡器,我们来比较一下: 称重传感器灵敏度S = ......
DDPITT 传感器
晒WEBENCH设计的过程+设计一款汽车电子9V2A供电电路
1.设计题目:设计一款汽车电子9V2A供电电路 2.设计过程 输入电路参数,按照12V电压供电,10-16V供电,输出9V2A,如图 164162 重新计算,并选择优化效率较高,选择aotomotive,并选择软启动 ......
qwqwqw2088 模拟与混合信号
【设计工具】优化Virtex®-5FXT PowerPC 440处理器系统性能
在该参考系统中,James Lucero介绍了如何改进Virtex®-5FXT FPGA上的PowerPC 440处理器块的系统性能。该参考系统实例说明了如何使XPS Central DMA主接口与PLB Slave 0(SPLB0)或PLB Slave 1 ......
GONGHCU FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2586  748  1179  1429  861  26  59  23  8  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved