电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT64LC40YA-TE13

产品描述256X16 SPI BUS SERIAL EEPROM, PDSO8, LEAD AND HALOGEN FREE, TSSOP-8
产品类别存储    存储   
文件大小123KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT64LC40YA-TE13概述

256X16 SPI BUS SERIAL EEPROM, PDSO8, LEAD AND HALOGEN FREE, TSSOP-8

CAT64LC40YA-TE13规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码SOIC
包装说明TSSOP, TSSOP8,.25
针数8
Reach Compliance Codeunknown
最大时钟频率 (fCLK)1 MHz
数据保留时间-最小值100
耐久性1000000 Write/Erase Cycles
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.4 mm
内存密度4096 bit
内存集成电路类型EEPROM
内存宽度16
功能数量1
端子数量8
字数256 words
字数代码256
工作模式SYNCHRONOUS
最高工作温度105 °C
最低工作温度-40 °C
组织256X16
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
并行/串行SERIAL
峰值回流温度(摄氏度)260
电源3/5 V
认证状态Not Qualified
座面最大高度1.1 mm
串行总线类型SPI
最大待机电流0.000003 A
最大压摆率0.003 mA
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3 mm
最长写入周期时间 (tWC)10 ms
写保护HARDWARE/SOFTWARE
Base Number Matches1

文档预览

下载PDF文档
CAT64LC10/20/40
1K/2K/4K-Bit SPI Serial EEPROM
FEATURES
s
SPI bus compatible
s
Low power CMOS technology
s
2.5V to 6.0V operation
s
Self-timed write cycle with auto-clear
s
Hardware reset pin
s
Hardware and software write protection
H
LOGEN
FR
A
EE
LE
A
D
F
R
E
E
TM
s
Commercial, industrial and automotive
temperature ranges
s
Power-up inadvertant write protection
s
RDY/BSY pin for end-of-write indication
BSY
s
1,000,000 program/erase cycles
s
100 year data retention
DESCRIPTION
The CAT64LC10/20/40 is a 1K/2K/4K-bit Serial EEPROM
which is configured as 64/128/256 registers by 16 bits.
Each register can be written (or read) serially by using
the DI (or DO) pin. The CAT64LC10/20/40 is
manufactured using Catalyst’s advanced CMOS
EEPROM floating gate technology. It is designed to
endure 1,000,000 program/erase cycles and has a data
retention of 100 years. The device is available in 8-pin
DIP, SOIC and TSSOP packages.
PIN CONFIGURATION
DIP Package (P, L)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
SOIC Package (J, W)
RDY/BUSY
VCC
CS
SK
1
2
3
4
8
7
6
5
RESET
GND
DO
DI
TSSOP Package (U, Y)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
SOIC Package (S, V)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
TSSOP Package (UR, YR)
RDY/BUSY
VCC
CS
SK
1
2
3
4
8
7
6
5
RESET
GND
DO
DI
PIN FUNCTIONS
Pin Name
CS
SK
DI
DO
V
CC
GND
RESET
RDY/BUSY
Function
Chip Select
Clock Input
Serial Data Input
Serial Data Output
+2.5V to +6.0V Power Supply
Ground
Reset
Ready/BUSY Status
BLOCK DIAGRAM
VCC
GND
MEMORY ARRAY
64/128/256 x 16
ADDRESS
DECODER
DATA
REGISTER
DI
RESET
CS
MODE DECODE
LOGIC
OUTPUT
BUFFER
SK
CLOCK
GENERATOR
DO
RDY/BUSY
64LC10/20/40 F02
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1021, Rev. C
Qorvo® 收购 UWB 软件供应商 7Hugs Labs S.A.S.
美国北卡罗来纳州格林斯巴勒市,2020 年 11 月 10 日 – 移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®(纳斯达克代码:QRVO)已完成对 7Hugs Labs S.A.S ......
兰博 无线连接
求大神看一下这种USB的差分线该怎么画
472550这种封装的USB,数据口的焊盘不对称啊,该如何画差分线呢? ...
吃星星的狼 PCB设计
S3C2410开发流程
虽说我现在买的开发板是S3C2440的开发板 但是2410和她其实也差不了多少哦 如果哪位需要可以收藏哈 现在特价免费 哈哈 44302...
yuandayuan6999 单片机
几款DSP的DSK原理图
原帖地址:http://www.hellodsp.com/bbs/viewthread.php?tid=7591...
大意了 DSP 与 ARM 处理器
我对考研、读研期间的和找工作一些意见,给迷糊的学弟
其实也没有想过要写一篇这种文章,可能我是个不太喜欢多管闲事的人,只要把自己事情处理好就OK 了,不过既然答应了版主,那我写一些我自己的经历让我认识到的一些事情,当中给低年级的同学一些 ......
dying_tears 工作这点儿事
求教各位2812高人
问题困扰我有一段时间了,请各位高人指点下。 用语言描述就是:在主函数对程序进行初始化,首先初始化定时器Timer0,设置成2ms定时器,并启动该定时器;然后打开Timer0、SCIA、SCIB的CPU级中断 ......
zhaosy DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 176  460  1535  2334  1110  7  30  22  53  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved