电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC1333M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1333MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC1333M00DG概述

CMOS/TTL Output Clock Oscillator, 1333MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC1333M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1333 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
浅谈LED萤光粉配胶程序
LED萤光粉配胶程序是LED工艺中,相当基础的一环,我们来看看是怎麼做的。 准备工作: 1、开啟并检查所有的LED生产使用设备(烤箱、精密电子称、真空箱) 2、用丙酮清洗配胶所用的小烧杯。 3、准 ......
探路者 LED专区
请各位老大,推荐ARM的开发板
刚刚开始做ARM方面的东西。不是很熟。原先做PC机的程序。 我想知道: 1、卖开发板的公司,是否会免费更改开发板的原理图来满足客户的要求。 2、哪家卖开发板的公司会会公开他的全部源码(bo ......
396502099 ARM技术
请问QNX如何与FPGA关联在一起?
请问QNX如何与FPGA关联在一起?我用的是xilinx的zynq-7000开发板,求助哇...
friendyh FPGA/CPLD
我的三个帖子都榜上有名--自我陶醉一番,呵呵
我的三个帖子都榜上有名--自我陶醉一番,呵呵 自打来到EEWORLD,发了一些帖子,有很多水贴(呵呵) 当然有那么一点点原创,幸运的是,其中3个我精心整理的帖子现在在单片机板块都有较好的地 ......
tiankai001 聊聊、笑笑、闹闹
MSP430 开发注意事项要求
1.系统时钟问题: 系统默认使用DCO,使用外部高速晶振XT2时必须自己开启XT2,并延时50us等待XT2起振,然后手工清除IFG1中的OFIFG位 !!!!一定要注意操作顺序:打开XT2->等待XT2稳定->切换系 ......
fish001 微控制器 MCU
(转)如何计算电阻器自发热影响
转 电阻器自发热的计算是一个非常基本的概念,但很多工程师对它并不熟悉,或经常被他们忽略。在我阐述最近设计的高精度电阻式温度检测器 (RTD) 采集系统的原理时,我意识到了它的重要性。 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 854  1258  623  576  194  40  3  49  28  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved