电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA834M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WA834M000DGR概述

CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA834M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率834 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急急急!!!!!!!!!!!ISP不能读取ID
我手里有个周立功2132的arm7板子,今天做GPIO输出实验-单路LCD控制,用的是LPC2000 Flash Utility2.2.1(philips),但是不能读ID,请问是怎么回事?我是菜鸟,请大家告诉以下!!!!!!...
qianrj 嵌入式系统
2019年12月 PYPL 编程语言流行度排行榜
Rank Change Language Share Trend 1 Python 29.71 % +4.1 % 2 Java 19.29 % -2.2 % 3 ......
dcexpert MicroPython开源版块
LCD显示偶尔偏移的问题
2440的板,一般开机后显示都很正常,但偶尔开机后,显示会整体向上或向下偏移个20-50行左右.我们的产品要经过高温老化,在50.c的炉里跑两天,这个时候最容易发生这情况。 请问有遇到过同样情况 ......
vinge ARM技术
为什么在程序中加了math头文件后,程序还是识别不了里面的库函数,例如sinf。急急....
本人是新手,接触VxWorks时间不长。本人在Tornado的开发环境中编译没有任何问题。单下载到DSP上就报错 说无法识别math里面的库函数。程序中也加了头文件,不知问题出在哪里,还请各位大神帮帮忙 ......
yuxianxian 嵌入式系统
求助,
我要做一个高分辨率A/D转换器的设计,用ad650做了一个压频转换电路,但是可能是由于焊接或者是什么的原因输出的波形特别的不稳,单片机可能无法实现计数。谁能帮我解决一下这个问题啊,,,,...
liudanwei DIY/开源硬件专区
跪求一本电子书
谁有《 2008TI DSP大奖赛获奖成果汇编》?求大神分享 ...
chris900808 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1275  1660  472  1285  2618  27  46  36  29  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved