电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1223M00DGR

产品描述LVPECL Output Clock Oscillator, 1223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA1223M00DGR概述

LVPECL Output Clock Oscillator, 1223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1223M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1223 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
D 题:带啸叫检测与抑制的音频功率放大器
本帖最后由 paulhyde 于 2014-9-15 03:04 编辑 大家做的怎么样了,带啸叫检测与抑制的音频功率放大器这题,帮助下还没进展的!!! ...
121xiangqiankan 电子竞赛
电影《降临》未公映的结尾“彩蛋”剧本
转自十五言金色葡萄 我是七肢桶的主人,正如所有的大魔王一样,我喜欢解释。确实,如尚将军所料,七肢桶 #降临 地球是一次武装攻击。和你们大多数人类的理解不同,这次武装攻击的目的已经达 ......
chunyang 聊聊、笑笑、闹闹
PROTEUS中文教程
网上 down到的, 拿来 分享 哈!...
Martin_Pan 模拟电子
ti mcu选型求助
我想把我的键鼠一体手柄的主控STC10F16XE换成lm3的mcu,看了选型列表有点乱,我需要以下几点1.USB功能2.IIC、SSI\SPI3.16K以上FLASH4.16K以上EEPROM(FLASH!?这个不清楚怎么回事?)5.40个以上IO请 ......
doganup 微控制器 MCU
初玩STM32L011 NUCLEO开发环境错误
在官网上下载了估计包,打开里面的例程,用的是MDK5 编译错误 如下图: 241682 开发环境 如下图: 241683 希望能得到帮助。 ...
硕果累累 stm32/stm8
饺子的发明
饺子是我国人民喜爱的传统食品。它的制法是先用面粉做成薄而软的饺子皮,再以鲜肉、白菜等切碎,拌以佐料为馅,包成后下锅煮至饺子浮上水面即可。其特点是皮薄馅嫩,味道鲜美,形状独特,百 ......
gaoyanmei 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1317  1374  1460  1890  1355  53  15  22  21  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved