电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1057M00BGR

产品描述LVPECL Output Clock Oscillator, 1057MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB1057M00BGR概述

LVPECL Output Clock Oscillator, 1057MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1057M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1057 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
能求积分么?
我刚注册,没有积分下载东西,想上传,但是这边网速又非常的慢。。。哎,这边还有什么其它方法能够快速赚取积分么?请各位大牛们不吝赐教!...
fisheran 下载中心专版
请问各位老师在这个开关电源上这些二极管是啥用途的作用分别是??
各位老师,早上好,小弟刚学开关电源,想请教下这个几个二极管分别作用是? D2 MBR20200CT ? D3 FR107/1000V ? D4 1N4148 ? D5 FR107 ? D6 1N4148 ? 非常感谢!! ...
benny512 电源技术
【我给XILINX资源中心做贡献】给大家介绍一个Xilinx文档导航器
最近下载了一个Xilinx文档导航器,安装了这个软件,发现找Xilinx的文档很方便!63914...
小煜 FPGA/CPLD
问个很简单的问题stm32怎样加密啊?
rt!还有现在大陆有stm32f103xcde销售吗,价位怎样?谢谢!...
lj1978 stm32/stm8
PADS2007 如何导入图片(进阶篇)
前一篇讲了 PADS2007 如何导入图片,具体见PADS2007 如何导入图片(基础篇) 导入进去后,会发现他只是2D线,也就是只能出现在丝印层上。如果我要把他敷铜(COPPER)了,把它放在TOP层上了,然 ......
cat3902982 PCB设计
基于 PIR 的运动检测:传感器解决方案
基于 PIR 的运动检测:传感器解决方案 作者:Zack Albus (MSP430 应用 )这种解决方案几乎无处不在,如邻居的私人车道、超市,而在住宅和工作场所的走廊上更是应用得越来越多。相关解决方案既不 ......
蓝雨夜 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2691  953  2710  1181  392  29  25  17  18  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved