电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA393M000DG

产品描述CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531HA393M000DG概述

CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA393M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率393 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有谁知道可控硅触发变压器初级侧限流电阻是怎样的设计的
我想在下图这样的可控硅触发变压器初级一次侧加个限流电阻R,就是不知道这个R的大小应该怎样讲算,请高手指教? 379129 ...
sunboy25 电机控制
上海贝尔阿尔卡特:IP网传送结构亟待优化
引入智能光网络来承载IP,能够有效简化网络结构,大幅降低网络的综合投资成本,并显著提高调度能力、可维护性、可靠性、扩展性和业务QOS。 随着IP业务的高速增长,它对网络带宽的需求远远超过 ......
JasonYoo 无线连接
跟着我们全方位学习msp430!
跟着我们全方位学习msp430! 以下内容是我们精心整理的msp430学习系列专题资料,从学习书籍,到教程,到如何仿真/编程...让我们一起全方位的学习和了解msp430吧!!! MSP430单片机学习专 ......
okhxyyo 微控制器 MCU
关于智能插座网络透传的问题
关于智能插座的设置,我有两个疑问: 1. 在把智能插座通电以后,我根据包装上的提示,扫描二维码,下载APP,下载后,就让我设置我局域网WIFI的SSID和密码。设置好以后,我就可以遥控插座了。 ......
kevinlau 无线连接
我与春天有个约会
转眼间四月就要瞧瞧离去,五月已经再向我们招手,真是日月如梭,岁月如流。过去的日子一直来不及体验春天的气息,来不及呼吸春天的空气,忙着生活、工作和学习,竟然忘却了春姑娘的温情, ......
张无忌1987 聊聊、笑笑、闹闹
[转]如何精确采集复阻抗的测试数据?
如何精确采集复阻抗的测试数据? 进行设计时工程师必须满足或超过仪器仪表和测量设备的设计目标。在设计过程中,针对测试和测量方法与方案使用精确而适当的仪器仪表尤为重要。为了更好 ......
dontium ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 699  891  942  119  2675  13  43  39  10  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved