电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GA62M0000DGR

产品描述CMOS Output Clock Oscillator, 62MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531GA62M0000DGR概述

CMOS Output Clock Oscillator, 62MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GA62M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率62 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
linux你想了解哪些内容?
如题。linux或者说构建在开源之上的很庞大的体系,大家想了解哪些方向呢? 说说吧,学习的,深入的,扩展的等等,有需求的话可以搞点什么学习活动来。 ...
freebsder 嵌入式系统
新手求解
我在PC机上调试UCOS,按照要求 第一步:CopyC:\SOFTWARE\uCOS-II目录下的EX1_x86L文件夹。作为我们的工程模板 第二步:修改工程模板的名字为:HelloEEWorld 第三部:按照咱们前面的《使用 BC ......
jack861223 嵌入式系统
调机器,突然有个想法,做个可四通道测量的小台表
调机器,突然有个想法,做个可四通道测量的小台表,大家感觉如何?说下设想,可串口输出测量数据,带上位机,测量精度不低于0.0001V,电流不低于0.0001A, 最大可以2路电流,2路电压,同时测量, ......
ylyfxzsx 创意市集
如何用mentor设计单片机的最小系统?
求好心人帮助 谢谢了啊 着急 在线等...
sd1112195 单片机
关于预取指的问题,请教版主
版主:你好 我现在主用STM32芯片发现一个问题,请教一下! 我写了一段程序测试时间, 使能Prefetch buffer测试时间是11.5us 不使能Prefetch buffer测试时间是14.5us 相差就差了3 ......
leuliu stm32/stm8
收到TI的小米插座,还有人收到吗?
本帖最后由 ou513 于 2015-12-3 09:30 编辑 一大早顺丰快递哥来电话,有快递。我就想啊,双11买了几个便宜货都到了啊,这几天也没有什么快递啊。屁天屁天的跑过去,发现是上海来的,那应该的 ......
ou513 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2577  2910  662  240  1100  41  27  1  39  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved