电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB676M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UB676M000DGR概述

CMOS/TTL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB676M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率676 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
买了个友善的mini2440, 不知道为什么提供两个FLASH,
一个nor, 一个nand, 从用户手册上看nor Flash完全可以不要啊,没看到有什么特殊的用途. 大侠们解释一下....
zmz.558 嵌入式系统
如何提高你的软件设计水平?---《软件可靠性工程》
软件可靠性工程 本书本着“需求牵引、面向工程、结合实际”的原则,系统地阐述了软件可靠性工程的理论,提出了软件可靠性建模、度量、分配、设计、分析、测试与管理的实践方法。内容 ......
tiankai001 下载中心专版
sp6LX9的使用进行中
先传上sp6的相关资料。由于之前没传好,所以此贴资料不全。 本帖最后由 ottomia1 于 2011-8-3 11:37 编辑 ]...
ottomia1 FPGA/CPLD
请问I/O端口连接文件进行仿真得不到数据的问题
各位学长:我在CCS中用DSP的汇编语言编了个程序,需要连接到输入输出文件,我选择使用了菜单中PORT CONNECT,我已经为端口指定了相关连的文件,但是数据导不进,也输不出,该怎么办? 还有什么 ......
xiaoruo DSP 与 ARM 处理器
有奖直播预报名:ADI在可穿戴产品中的生命体征监测解决方案
随着电子技术的不断发展以及云计算,物联网(IoT)和5G等通信技术的新突破,数字医疗得到了迅速扩张和采用。生命体征监测(VSM)功能已越来越多地内置于手机、手表和其他智能可穿戴设备中,这些设备 ......
EEWORLD社区 医疗电子
定时器a不计数是什么原因
定时器a不计数是什么原因...
瓷娃娃 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1403  941  486  2269  630  45  15  7  36  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved