电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC456M000DG

产品描述LVDS Output Clock Oscillator, 456MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC456M000DG概述

LVDS Output Clock Oscillator, 456MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC456M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率456 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
笨蛋的提问,真诚求教(嵌入式)?
color=#000000]b]我是一个很笨的大一的专科生,学的专业是嵌入式,现在很迷茫,不知道该怎么发展?我的理想是嵌入式系统设计师。 1.我不是很了解这个行业的特点,发展要求,职业要求,未来趋势 ......
kccch 嵌入式系统
cpld输出频率可变的方波问题
菜鸟想用cpld实现输出频率可调的方波 外部用个电位器加个a/d 通过调节电位器能实现么? 有什么好的方法啊...
jiliyate FPGA/CPLD
ZYNQ无法通过JTAG烧录至NAND Flash
板子用的是EBAZ4205的矿板,自己编译了uboot想烧录进NAND,烧录的时候出现如下提示,烧录不成功,一直是“failed -12” NAND write: device 0 offset 0x200000, size 0x12800 N ......
duanks FPGA/CPLD
纳米测量与DUT的电连接的秘密
为了与纳米器件或者元件实现电接触,必需提供相应的夹具、显微镜和探针系统。当今的纳米研究者正在使用诸如原子力显微镜、扫描电子显微镜和聚焦离子束工具等手段来实现器件的可视化、对其执行 ......
Jack_ma 测试/测量
基于Qorvo的小PA介绍系列
L波段小PA详细介绍 <U3-5089U4—9103> 502025 PA链路的简单分配及个单元工作内容 整体为五个单元如图1所示 502012 图1链路通道 ......
btty038 无线连接
最伤害女人健康的几类早餐
一日之计在于晨,早餐为人体提供一天最重要的营养,作为女人,你是否在早餐的合理安排下深度思考过了呢?下面就由健康专家为你介绍哪几类早餐不宜女性朋友食用。 一.过于冰凉的果蔬汁 很 ......
woven 聊聊、笑笑、闹闹

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 179  2919  2591  1739  1609  27  19  38  37  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved