电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC5206-6PQG160I

产品描述Field Programmable Gate Array, 196 CLBs, 6000 Gates, 83MHz, CMOS, PQFP160, PLASTIC, QFP-160
产品类别可编程逻辑器件    可编程逻辑   
文件大小670KB,共73页
制造商XILINX(赛灵思)
官网地址https://www.xilinx.com/
标准
下载文档 详细参数 全文预览

XC5206-6PQG160I概述

Field Programmable Gate Array, 196 CLBs, 6000 Gates, 83MHz, CMOS, PQFP160, PLASTIC, QFP-160

XC5206-6PQG160I规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称XILINX(赛灵思)
零件包装代码QFP
包装说明QFP,
针数160
Reach Compliance Codecompliant
其他特性MAX AVAILABLE 10000 LOGIC GATES
最大时钟频率83 MHz
CLB-Max的组合延迟5.6 ns
JESD-30 代码S-PQFP-G160
JESD-609代码e3
长度28 mm
湿度敏感等级3
可配置逻辑块数量196
等效关口数量6000
端子数量160
组织196 CLBS, 6000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)245
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度28 mm
Base Number Matches1

文档预览

下载PDF文档
Product Obsolete or Under Obsolescence
0
R
XC5200 Series
Field Programmable Gate Arrays
0
7*
November 5, 1998 (Version 5.2)
Product Specification
Footprint compatibility in common packages within
the XC5200 Series and with the XC4000 Series
- Over 150 device/package combinations, including
advanced BGA, TQ, and VQ packaging available
Fully Supported by Xilinx Development System
- Automatic place and route software
- Wide selection of PC and Workstation platforms
- Over 100 3rd-party Alliance interfaces
- Supported by shrink-wrap Foundation software
-
Features
• Low-cost, register/latch rich, SRAM based
reprogrammable architecture
- 0.5µm three-layer metal CMOS process technology
- 256 to 1936 logic cells (3,000 to 23,000 “gates”)
- Price competitive with Gate Arrays
• System Level Features
- System performance beyond 50 MHz
- 6 levels of interconnect hierarchy
- VersaRing
I/O Interface for pin-locking
- Dedicated carry logic for high-speed arithmetic
functions
- Cascade chain for wide input functions
- Built-in IEEE 1149.1 JTAG boundary scan test
circuitry on all I/O pins
- Internal 3-state bussing capability
- Four dedicated low-skew clock or signal distribution
nets
• Versatile I/O and Packaging
- Innovative VersaRing
I/O interface provides a high
logic cell to I/O ratio, with up to 244 I/O signals
- Programmable output slew-rate control maximizes
performance and reduces noise
- Zero Flip-Flop hold time for input registers simplifies
system timing
- Independent Output Enables for external bussing
Description
The XC5200 Field-Programmable Gate Array Family is
engineered to deliver low cost. Building on experiences
gained with three previous successful SRAM FPGA fami-
lies, the XC5200 family brings a robust feature set to pro-
grammable logic design. The VersaBlock
logic module,
the VersaRing I/O interface, and a rich hierarchy of inter-
connect resources combine to enhance design flexibility
and reduce time-to-market. Complete support for the
XC5200 family is delivered through the familiar Xilinx soft-
ware environment. The XC5200 family is fully supported on
popular workstation and PC platforms. Popular design
entry methods are fully supported, including ABEL, sche-
matic capture, VHDL, and Verilog HDL synthesis. Design-
ers utilizing logic synthesis can use their existing tools to
design with the XC5200 devices.
.
7
Table 1: XC5200 Field-Programmable Gate Array Family Members
Device
Logic Cells
Max Logic Gates
Typical Gate Range
VersaBlock Array
CLBs
Flip-Flops
I/Os
TBUFs per Longline
XC5202
256
3,000
2,000 - 3,000
8x8
64
256
84
10
XC5204
480
6,000
4,000 - 6,000
10 x 12
120
480
124
14
XC5206
784
10,000
6,000 - 10,000
14 x 14
196
784
148
16
XC5210
1,296
16,000
XC5215
1,936
23,000
10,000 - 16,000 15,000 - 23,000
18 x 18
324
1,296
196
20
22 x 22
484
1,936
244
24
November 5, 1998 (Version 5.2)
7-83
如何快速得到对方挂机的消息
Moden收到来电后在没有接听前每5秒发送RING/CRING,这个时间间隔太长了,我现在想要快速得到对方挂机的消息,2秒左右吧,不知道是否能实现。 尝试发送AT+CPAS检测状态,但是总是返回0(待机) ......
mhw1216 嵌入式系统
一周好资源(电源类)——五月第一周
充电机原理图 《光伏方阵最佳倾角的计算》 《太阳能光伏发电控制技术研究》 《如何测试纹波》《how to test ripple》英文版 《Buck电路的环路补偿仿真》 sv-625 2A大电流同步充放电电源芯 ......
okhxyyo 电源技术
编码与调制
数据无论是数字的还是模拟的,为了传输的目的都必须转变成信号,把数据变换为模拟信号的过程称为调制,把数据变换为数字信号的过程称为编码。 信号是数据的具体表示形式,它和数据有一定的关系 ......
Jacktang 无线连接
中国海洋大学2009年大学生电子设计竞赛竞赛选拔试题
本帖最后由 paulhyde 于 2014-9-15 09:21 编辑 中国海洋大学2009年大学生电子设计竞赛竞赛选拔试题 ...
sengineer 电子竞赛
TI ,arrow,seed的三方MCU研讨会(4月份的)的板子大家拿到了吗,我是武汉的。
说寄给我的,等了快半年了,我同事也没收到:Mad: 。...
caoqing 单片机
推荐: 非RF工程师设计RF电路
一向喜欢sun_ic的博文,看到有更新,推荐大家看看。 电路设计漫谈之67: 非RF工程师设计RF电路 https://home.eeworld.com.cn/my/space.php?uid=355576&do=blog&id=117553 :)...
soso 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1415  2036  264  325  608  29  41  6  7  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved