电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530VA145M000DG

产品描述CMOS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530VA145M000DG概述

CMOS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530VA145M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率145 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
USB驱动编程
USB驱动编程...
kychce 嵌入式系统
【CH579M-R1】+串行通讯及MP3模块的音乐播放
CH579M 提供了4组独立的UART,利用好这种资源可使小小的MCU构建出一个功能强大的系统, 这里就用其中的一组来串行控制MP3播放模块。 由于该MP3播放模块所使用的波特率为9600bps ,所以在 ......
jinglixixi 国产芯片交流
几块高大上的DSP+FPGA板子,出给有缘人
都是正常使用的机器上拆下来的好的,资料自己找,3块只卖500元,芯片钱都不够,用的上的超值{:1_131:} 290239 290240 290241 290242 290243 290244 290245 290246 290247 290248 ......
ylyfxzsx 淘e淘
为中端和高端智能手机提供天线灵活性和高性能
日前,Qorvo 华北区应用工程经理张杰在北京举办的 EDI CON China 上发表了一场题为《为中端和高端智能手机提供天线灵活性和高性能》的演讲。 张杰首先指出,随着技术的提升,这几年智能手机承 ......
兰博 无线连接
2407 io 读写问题
我认为你把IS和A0直接相与欠妥。若DAC的片选低有效,IS和A0的非相与后接入如DAC; 若DAC的片选高有效,IS的非和A0相与后接入如DAC。你试试吧。...
Maywolf 微控制器 MCU
答题赢京东卡|《安森美和安富利物联网创新设计大赛作品集》
《安森美和安富利物联网创新设计大赛作品集》主要收录了安森美(onsemi)和安富利物联网创新设计大赛网友DIY过程中的设计经验、大赛获奖作品等内容。欢迎走进超低功耗RSL10蓝牙SoC开发板的世界 ......
EEWORLD社区 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1484  2101  2562  1277  2042  18  37  26  19  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved