电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC520M000DG

产品描述CMOS/TTL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC520M000DG概述

CMOS/TTL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC520M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率520 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单片机模拟比较器错误
我这里有一个程序,用TKS-936仿真时没有反应。我单片机用的是:P89LPC901 该单片机有一个比较器,由P0.4引脚输入电压,与内部参考电压进行比较,当比较器输出改变时,触压中断。 程序如下: ......
betopelec 嵌入式系统
关于U盘分区格式
我的可分区U盘,每次分为NTFS格式,可是下次看就变成了RAW格式,而且可以访问,可以正常的读写数据,还有我看到爱国者的一款虎符,分区格式为CWKD文件结构,这些东西,WINDOWS是怎么分辨出来的啊 ? 我 ......
xiangshui 嵌入式系统
信号的提取与产生
朋友你好,我想在接下来的两年时间专门学习信号的提取与产生,但不知道从何入手,还希望知道的朋友不吝赐教!!!在这里先谢过大家...
守月 FPGA/CPLD
diy 可编程投影灯
可以用单片机控制来把你想要的效果投影出来,可以是动画,图片,文字等, 不知从何下手。。...
247153481 DIY/开源硬件专区
TMS320F28335定时器0的问题
我想用TMS320F28335定时器0来产生一个10M的方波,但是无论怎样配置,GPIO1端口输出的方波频率最大为1.4M左右,请问这是怎么回事?求帮助?? ...
执着你好 TI技术论坛
EEWORLD大学堂----升压变压器的输出电流精确限流方案
升压变压器的输出电流精确限流方案:https://training.eeworld.com.cn/course/4189...
hi5 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2807  2793  1236  2133  886  30  59  4  23  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved