电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1N2846COX.120

产品描述Zener Diode, 200V V(Z), 20%, Silicon, Unidirectional,
产品类别分立半导体    二极管   
文件大小78KB,共2页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

1N2846COX.120概述

Zener Diode, 200V V(Z), 20%, Silicon, Unidirectional,

1N2846COX.120规格参数

参数名称属性值
包装说明O-MEDB-N2
Reach Compliance Codecompli
ECCN代码EAR99
其他特性HIGH RELIABILITY
配置SINGLE
二极管元件材料SILICON
二极管类型ZENER DIODE
JESD-30 代码O-MEDB-N2
JESD-609代码e3
元件数量1
端子数量2
最高工作温度175 °C
最低工作温度-65 °C
封装主体材料METAL
封装形状ROUND
封装形式DISK BUTTON
极性UNIDIRECTIONAL
认证状态Not Qualified
标称参考电压200 V
表面贴装YES
技术ZENER
端子面层MATTE TIN
端子形式NO LEAD
端子位置END
最大电压容差20%
工作测试电流65 mA
Base Number Matches1
搞了一个嵌入式的群,人不多,快来加啊~~
主要是针对嵌入式初学者~成员大部分是eeworld学生大本营嵌入式课堂的学生 75724098...
chenjianyong 嵌入式系统
解决Simplicity Studio V3 windows版make运行出错的问题
在使用Simplicity Studio V3 windows版时,在编译时遇到一个提示,make不能运行。错误提示如下: 191402 搜索了一下,一般说需要用vs中的rebase重新设置。但是我没有安装庞大的vs ......
dcexpert 单片机
炼狱传奇-锁相环之战
经过前面的学习,相信大家已经掌握了软件的基本操作和设计的基本流程,接下来我们开始学习FPGA片内时钟管理单元PLL,该单元可以实现系统时钟的分频、倍频,是FPGA设计开发必备组件之一。首先新建 ......
梦翼师兄 FPGA/CPLD
求助:时钟信号受干扰
2k时钟信号收干扰,干扰信号频率大约5khz左右,采用何种滤波方式比较好? 之前考虑用电容,但是会导致前后沿变化。...
cryptowings 嵌入式系统
verilog中reg和wire类型的区别和用法
reg相当于存储单元,wire相当于物理连线 Verilog 中变量的物理数据分为线型和寄存器型。这两种类型的变量在定义时要设置位宽,缺省为1位。变量的每一位可以是0,1,X,Z。其中x代表一个 ......
eeleader FPGA/CPLD
Windows CE下如何选择当前使用的网络传输设备?
我在用CE 5开发一款PDA,可以通过WIFI、GPRS和ActiveSync上网 当这3个设备都建立连接时,PDA总是选择优先选择WIFI传输数据 如果WIFI连接的AP无法访问外网,GRPS和ActiveSync可疑访问外网 ......
userchen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2510  156  1004  1208  1649  16  9  27  13  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved