电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB524M000DGR

产品描述LVPECL Output Clock Oscillator, 524MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB524M000DGR概述

LVPECL Output Clock Oscillator, 524MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB524M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率524 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
十一月打卡
2017余额不多了,大家能跑动的赶紧跑起来吧! 双十一,没几天了,有能来帮忙的吗,购物车就三件,错过机会再等一年!:victory: 328744 static/image/hrline/4.gif 神魂分离的跑,:surrender ......
mzb2012 聊聊、笑笑、闹闹
非技术问题
我想参加一个LINUX嵌入式的培训。北京亚嵌,不知道学校怎么样。大家有没有知道的给小弟点建议。是托就不要来了。...
juojuo29 嵌入式系统
【AT-START-F403A测评】三、移植RTX操作系统
操作系统我看了一圈,最放心,最易用,也最可用的就是RTX。移植十分方便。比起FREERTOS不知要方便多少倍。 下面我来分享一个教程,保你看了心动。 同时也自己做一个记号,毕竟好东东,以 ......
ddllxxrr 国产芯片交流
嵌入式C语言中的itoa函数问题?
最近在使用LPC824做项目,目前多数功能都可以调通,但是发现keil中的microlib库与nxp的项目程序冲突,所以就不能使用sprintf这样的kei函数啦。请问各位有没有itoa和ftoa这样的微型库可以使用。 ......
bigbat NXP MCU
深夜归来,忽然想写一首小诗,可我又不知道该送给谁
又是一年六月终,又是一年毕业时,上班途中路过几所学校.看到同学们都在忙不迭的拍照,想是就要各自独闯江湖了吧?我也不记得我当年是怎么过来的了.....忽然想写一首小诗,却又不知道该送给谁.遥想当 ......
西门 聊聊、笑笑、闹闹
求救LM3S8962网络接口连接问题
我根据TI的评估板画了板子,网络部分和他们画的一样的,如附件所示,可是网络调不通,连接灯不亮。而且焊了R4,R5,R8,R9这四个电阻后片子发热严重,有点烫手。去网上查了下,貌似有很多接法,周 ......
zhuguang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 600  371  1316  591  1067  54  44  9  33  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved