电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT377ATQ

产品描述D Flip-Flop, FCT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, PDSO20, QSOP-20
产品类别逻辑    逻辑   
文件大小112KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT74FCT377ATQ概述

D Flip-Flop, FCT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, PDSO20, QSOP-20

IDT74FCT377ATQ规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QSOP
包装说明QSOP-20
针数20
Reach Compliance Codenot_compliant
其他特性WITH HOLD MODE
系列FCT
JESD-30 代码R-PDSO-G20
JESD-609代码e0
长度8.6868 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大I(ol)0.048 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)225
电源5 V
Prop。Delay @ Nom-Sup7.2 ns
传播延迟(tpd)7.2 ns
认证状态Not Qualified
座面最大高度1.7272 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度3.937 mm
Base Number Matches1

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH CLOCK ENABLE
Integrated Device Technology, Inc.
IDT54/74FCT377T/AT/CT/DT
FEATURES:
Std., A, C and D speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Power off disable outputs permit “live insertion”
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT377T/AT/CT/DT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT377T/AT/CT/DT have eight edge-triggered, D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) input loads all flip-flops simultaneously
when the Clock Enable (
CE
) is LOW. The register is fully
edge-triggered. The state of each D input, one set-up time
before the LOW-to-HIGH clock transition, is transferred to the
corresponding flip-flop’s O output. The
CE
input must be
stable only one set-up time prior to the LOW-to-HIGH transi-
tion for predictable operation.
FUNCTIONAL BLOCK DIAGRAM
D
0
CE
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D Q
CP
CP
O
0
D Q
CP
D Q
CP
D Q
CP
D Q
CP
D Q
CP
D Q
CP
D Q
CP
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2630 drw 01
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4200/3
6.14
1
RH850的机器周期与时钟周期是什么关系
RH850的主频设置为120M,请问该机器周期与时钟周期之间的换算关系是什么样子的? 在什么资料上查阅?谢谢! ...
火火山 瑞萨MCU/MPU
user guide 中文版用户指南向导 006 翻译slau144i
9.2.2SVS Comparator Operation .比较器 操作 . ................................ 3459.2.3Changing the VLDx Bits ............. ...................................... 3459.2.4SVS Operat ......
ppiicc 微控制器 MCU
沈阳世博园引入高端智能管理系统
沈阳世博园引入一套集监控、防盗、巡更、紧急广播、财务管理等重要功能于一身的智能系统工程,目前监控系统已经投入使用,其他的正在调试阶段。 深夜游客散去,如果有人想趁机潜入,世博园要怎 ......
tmily 无线连接
求教如何消除高速电源开关带来的高频振荡?
求教如何消除高速电源开关带来的高频振荡?急急。。。。。。。。。。...
kevin.di 电源技术
请教以下CE调试信息中Lyg.p是啥意思?
365741 PID:23c2dfba TID:3e3aa8e Lyg.p: Called with hkl = 0xe0010005 372702 PID:23c2dfba TID:4387fa86 Lyg.p: Called with hkl = 0x00000409 谢谢!...
liuxin00738 嵌入式系统
winxp和win732位64位刷J-link固件
最近由于J-link不干活了,后来找资料是得刷固件,于是找了很多资料但都是在win xp或win 7 32位的操作系统下的方法,但我的是window 7 64位,所以一直刷不了,经过了一个下午的找资料和尝试最终 ......
我是小帅 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2185  182  737  1914  2515  33  43  9  29  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved