电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA894M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 894MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UA894M000DGR概述

CMOS/TTL Output Clock Oscillator, 894MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA894M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率894 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手求助
本人用LDO线性稳压器做了一个5V转3.3V的电路,现需要检测输出是否为3.3V(波动范围为200mv)。请问各位大神在不使用单片机和AD的情况下,怎么做才好。 ps:目前打算用2个电压比较器再加一 ......
antertheshift 电源技术
【TI首届低功耗设计大赛】slotg(01):Energia下的风火轮LED跑马灯
本帖最后由 slotg 于 2014-11-6 22:06 编辑 实验的目的是在 MSP430FR5969 LaunchPad 上插上风火轮 BoosterPack,在 Energia 环境下编程控制板上的8颗LED做跑马灯效果。 在 Energia 官网上 ......
slotg 微控制器 MCU
求助:使用multisim 10仿真遇到的问题
请问,用这个软件仿真时,我要用到多路转换MAX4310 和计数器4060 ,但元件库里没有,是否可以用其他的元件替代? 请问可以用什么元件替代啊?...
gauson FPGA/CPLD
GA和CAN控制器MCP2515设计惯导系统的CAN总线接口.pdf
GA和CAN控制器MCP2515设计惯导系统的CAN总线接口.pdf ...
zxopenljx FPGA/CPLD
优化您的汽车USB电路防电池短路设计——第2部分
转自:deyisupport 随着C型USB连接器成为消费者领域的新标准,USB正在寻找汽车信息娱乐系统的更多解决方案。设计最高的可靠性时,车中处在不同位置的USB端口扩展带来了独特的挑战。因为具 ......
okhxyyo 模拟与混合信号
ARM开发程序
ARM开发程序...
Smithlee89 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2867  1941  343  1502  2315  45  39  11  1  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved