电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB94M0000DGR

产品描述LVPECL Output Clock Oscillator, 94MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB94M0000DGR概述

LVPECL Output Clock Oscillator, 94MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB94M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率94 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
“山寨汽车”在中国县级市悄然兴起
(北京综合讯)随着汽车大量进入中国人的家庭,山寨汽车正在悄然兴起,这些模仿或使用他厂品牌的山寨汽车,已在中国山东聊城市区和县城的街头看到。   据中央电视台(CCTV)经济半小时报道, ......
bolibo123 汽车电子
2017电赛板球系统
做得不好。大一第一次参加电赛,收获不少。特地来此分享。 作为大一参加电赛,我们的压力必然是很大的,抱着水一水的心态,结果还是让人有点出乎意料,希望能够给你提供帮助。 ...
熊猫大叔的胸毛 stm32/stm8
MC55 TCP/IP 数据到达后不提示URC
我连上服务器后,为什么在接收服务器消息时有时有提示URC(“^SISR: 0, 1”)有时就没有提示?我每次都把数据取空了。还是不能保证每次都有URC提示。...
hhz520520 嵌入式系统
NXP LPC1768宝马开发板 第十六红外接收
第十六章 宝马1768——红外接收开发环境:集成开发环境μVision4 IDE版本4.60.0.0主机系统:Microsoft Windows XP开发平台:旺宝NXP LPC1768开发板 16.1 EEPROM16.2 硬件描述16.3 程序说明1 ......
旺宝电子 NXP MCU
请问,vxworks仿真器加载不成功,怎么回事?
刚学不久,已经配置好了仿真之前的工作 但是就是到开启仿真器这一步时,过不去 不知道是怎么回事? 请问各位高手,非常感谢!...
williams 实时操作系统RTOS
通信距离与哪些因素相关?为什么模块通信距离和厂家宣传的不一样?
现如今很多无线模块厂家都会提供一些样品给客户测试使用,但有些客户拿回去测试出来的距离并不理想,远远没有达到厂商测试的距离,这是为什么呢?下面本文就介绍一下在实际应用中影响无线模块通 ......
成都亿佰特 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 103  1297  1458  1178  2831  54  3  8  1  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved