电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA484M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531HA484M000DGR概述

CMOS/TTL Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA484M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率484 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于MSP430常用程序架构-我的理解
一、低功耗+中断 主函数 { 关闭看门狗 设置系统时钟 显示等外围设备初始化 定时器等内部资源初始化设置 开全局中断 进入低功耗 } 中断函数1 {}; 中 ......
灞波儿奔 微控制器 MCU
把BBB改造成红白机/掌机/游戏机/玩超级玛丽
本帖最后由 wytalfred 于 2014-3-24 22:57 编辑 首先要准备好LCD屏幕和游戏手柄等。 然后就是安装模拟机啦,我装了两个,分别在这里下载: OSMOSE(支持.sms .gg等): https://github.com/be ......
wytalfred DSP 与 ARM 处理器
全国各大名校FTP地址!!!带用户密码!!!
全国各大名校FTP地址!!!带用户密码!!!以下是我收集的一些FTP地址,希望对大家有用上海理工大学ftpftp://202.120.223.50用户名:download密码:usstdown教育ftp站点ftp://221.6.101.26用户名 ......
fighting 聊聊、笑笑、闹闹
解压之后未做任何操作呢,编译出错。求解
如题,求助 ...
一颗心的思考 无线连接
请大虾分析下面程序问题
1.truncation 舉例輸入一11bit信號,輸出要分作4bit MSB與7bit LSB信號 我的想法如下,殊不知出了什麼紕漏否? library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.A ......
eeleader FPGA/CPLD
出xilinx 原厂开发板一块
基本上全新 没用过的 xilinx Artix-7 原厂开发板,想要的联系我 QQ:81977070...
haipiao 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1354  2451  213  1935  2522  38  3  32  52  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved