电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA1363M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WA1363M00DGR概述

CMOS/TTL Output Clock Oscillator, 1363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA1363M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1363 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
helper2416_移植mysql_欢迎测试
移植了一下mysql,相比之下比sqlite要大众一点关键是搞nodejs会用到,web什么的还是mysql主流,当然对于很多嵌入式应用sqlite足够了。 这个移植有点花时间,搞了大半天加上半个晚上,才弄好 ......
lyzhangxiang 嵌入式系统
【MSP430 编译器使用经验】+IAR软件仿真
利用IAR软件进行仿真的时候,很多新手可能会遇到这种错去提示(图片1),这个时候,大家不需要设置其他的什么。如果你用的是IAR的话,那么你只需要在编译环境中你所建的工程文件上单击右 ......
FireLife 微控制器 MCU
再请教各位老师关于TVS2.TVS二极管、稳压二极管、压敏电阻在应用中的不同之处?
TVS2.TVS二极管、稳压二极管、压敏电阻在应用电路中的有啥不同呢??压敏电阻可以代替前两者吗?...
benny512 电源技术
运动图像数字识别处理
想搞个数字图像自动识别,请问用什么样的芯片最方便,好用。有那些比较好的开发板,资料也比较齐全得。暂时不考虑成本 ...
ZHANGXUEJIE DSP 与 ARM 处理器
四轴源码+原理图+PCB
备战2015全国电子设计大赛“瑞萨杯”。...
630853134 电子竞赛
辛苦工作了一周,来点绿色养养眼。
辛苦工作了一周,今天出去拍了些照片,与大家分享分享。 113934 113935 113936 113941 113943 113942 113945 113946 113947...
deweyled 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1702  960  2064  2691  501  35  20  42  55  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved