电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB920M000DGR

产品描述LVDS Output Clock Oscillator, 920MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB920M000DGR概述

LVDS Output Clock Oscillator, 920MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB920M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率920 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
热电式传感器PPT介绍
热电式传感器的基本介绍,概念性的。...
haizhiling 传感器
这边对STM32最小系统板有些疑问?
1.这边为什么两个晶振,晶振到主频怎么转换? 2.这边J7接口的是什么?看上去是IIC,但这个ADDR不是Usart位操作吗?有些糊涂 ...
西里古1992 stm32/stm8
(毕业设计)基于FPGA的数据采集系统
乱了 一大堆的资料 可现在确实不知道该从何处下手了。。 求哪个做个这个题目的大哥大姐给个参考啊 谢谢了。。 我的邮箱:wendy0109@sina.com...
lijing0109 FPGA/CPLD
TI M3 Day—Stellaris family 培训会开始咯!
TI M3 Day—Stellaris family 技术培训会开始咯! 关注Stellaris的朋友有福啦,可以和TI工程师面对面地探讨,详情如下: 报名请点击:43266 本次活动仅对在职工程师开放,请 ......
EEWORLD社区 单片机
【设计工具】quartus ii中文用户教程及配置与下载
quartus ii中文用户教程是全中文的,利于我们快速进入开发流程。配置与编程下载文档为我们开发扫清前期障碍,顺利入门。...
shower.xu FPGA/CPLD
快速判测"555"
被誉为万能电路的"555"集成电路以独有的电路结构和控制特性,被广泛地应用在电子控制、信号检测、仪器仪表、家用电器、定时控制中,可构成"单稳态、脉宽调制,形波信号"等独立的单元电路。...
fighting 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2113  606  1939  1740  2752  18  20  37  30  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved