电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140SA25L48GI

产品描述Dual-Port SRAM, 1KX8, 25ns, CMOS, 0.570 X 0.570 INCH, 0.680 INCH HEIGHT, GREEN, LCC-48
产品类别存储    存储   
文件大小150KB,共19页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT7140SA25L48GI概述

Dual-Port SRAM, 1KX8, 25ns, CMOS, 0.570 X 0.570 INCH, 0.680 INCH HEIGHT, GREEN, LCC-48

IDT7140SA25L48GI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码LCC
包装说明QCCN, LCC48,.56SQ,40
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间25 ns
I/O 类型COMMON
JESD-30 代码S-XQCC-N48
JESD-609代码e3
长度14.3002 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1KX8
输出特性3-STATE
封装主体材料UNSPECIFIED
封装代码QCCN
封装等效代码LCC48,.56SQ,40
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度3.048 mm
最大待机电流0.03 A
最小待机电流4.5 V
最大压摆率0.28 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式NO LEAD
端子节距1.016 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14.3002 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
OCTOBER 2008
1
DSC-2689/14
©2008 Integrated Device Technology, Inc.
ADI方案
...
十字星1986 ADI 工业技术
万年历 红外或PS2键盘控制
万年历 红外或PS2键盘控制...
tonytong DIY/开源硬件专区
中国也有自主知识产权的FPGA芯片啦!
多年来,国家一直为四大高端芯片——CPU、FPGA、Memory、DSP的自主研发大力支持,累计投入数百亿资金。终于,功夫不负有心人,由我国京微雅格公司自主研发的FPGA问世了。中国也终于成为继美国之 ......
phantom7 FPGA/CPLD
关于LED触摸调光台灯控制电路板介绍
单键两路触摸调光电路板功能   1、 输入电源电压DC=5V,3.7V锂电池供电,充电电流300ma/H。   2、 上电不工作,有两路LED灯,一路冷白LED1,一路暖白LED2,初始打开亮度50%。有 ......
方学放 PCB设计
stm32的中断优先级不设定,就是用默认的?
像什么DMA啊 UART啊这些外设的中断,我要是没有设置优先级,是不是中断时候,优先级按默认的来? 那初始化配置的时候,该怎么配置呢?优先级分组那个寄存器的位,没有抢占优先级,全部都 ......
niuaniuya stm32/stm8
问题1:wince5如何访问0xA0000000以上的地址;2:若调用了平台相关的函数,如ceddk的MmMapIoSpace,那应用程序还可以在别的平台运行吗
如题: 问题1,如果直接访问会报错:access violation,如何可以强行访问? 2,如果应用程序调用了pb生成的一些库,比如s3c2410工程里的,那程序在XScale机器上还能运行吗? 谢谢!...
追风浪 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1334  239  2910  428  283  22  41  36  3  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved