电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ABNM-32.500MHZ-L-C-T

产品描述Oscillator
产品类别无源元件    振荡器   
文件大小288KB,共2页
制造商Abracon
官网地址http://www.abracon.com/index.htm
下载文档 详细参数 全文预览

ABNM-32.500MHZ-L-C-T概述

Oscillator

ABNM-32.500MHZ-L-C-T规格参数

参数名称属性值
厂商名称Abracon
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
CERAMIC SMD CRYSTAL CLOCK OSCILLATOR
WITH VOLTAGE CONTROL
ABNM SERIES
: PRELIMINARY
5.0 x 7.0 x 1.8mm
| | | | | | | | | | | | | | |
FEATURES:
• Low Jitter (<20pS P-P typ.)
• Low Phase Noise ( <0.5pS typ, 12kHz to 20MHz )
• Low Power ( 2.5V to 3.3V )
• CMOS, LVPECL or LVDS output
APPLICATIONS:
• SONET, PCI Express, SERDES, Video
• Anywhere Low Jitter is required
STANDARD SPECIFICATIONS:
PARAMETERS
Frequency Range
Operating Temperature
Storage Temperature
Overall Frequency Stability
Supply Voltage (Vdd)
Jitter (12KHz-20MHz)
Period Jitter
Phase Noise (77.76MHz)
32.5 MHz to 130 MHz
0°C to + 70°C (see options)
-55°C to +125°C
± 50 ppm max. (see options)
2.25V to 3.63
RMS phase jitter 0.5pS typ. < 1pS max.
< 30pS peak to peak typ., 40pS max.
-75 dBc/Hz @ 10Hz; -95 dBc/Hz @ 100Hz; -125 dBc/Hz @ 1kHz
-145 dBc/Hz @ 10kHz; -155 dBc/Hz @ 100kHz
"1" (VIH ³ 0.7* Vdd) or open: Oscillation; "0" (VIL < 0.3* Vdd): No oscillation/Hi Z
"0" (Vih < 0.3* Vdd ) or Open: Oscillation; "1" (VIH > 0.7* Vdd): No Oscillation/Hi Z
100mA max
45% min, 50% typical, 55% max.
V
DD
-1.025V min, V
DD
-0.880V max.
V
DD
-1.810V min, V
DD
-1.620V max.
850pS max, 500pS typ.
850pS max, 500pS typ.
80mA max
45% min, 50% typical, 55% max
247mV min, 355mV typical, 454mV max
-50mV min, 50mV max
V
OH
= 1.6V max, 1.4V typical
V
OL
= 0.9V min, 1.1V typical
V
OS
= 1.125V min, 1.2V typical, 1.375V max
∆V
OS
= 0mV min, 3mV typical, 25mV max
±10µA max, ±1µA typical
0.2ns min, 0.7ns typical, 1.0ns max
0.2ns min, 0.7ns typical, 1.0ns max
Tri-State Function
Optional PECL OE
PECL
Supply Current (I
DD
)
Symmetry (Duty Cycle)
Output Logic High
Output Logic Low
Rise time
Fall time
LVDS
Supply Current (I
DD
)
Output Clock Duty Cycle @ 1.25V
Output Differential Voltage (V
OD
)
VDD Magnitude Change (∆V
OD
)
Output High Voltage
Output Low Voltage
Offset Voltage [R
L
= 100Ω]
Offset Magnitude Voltage[RL = 100Ω]
Power-off Leakage (I
OXD
) [Vout=VDD or GND, VDD=0V]
Differential Clock Rise Time (t
r
) [R
L
=100Ω, CL=10pF]
Differential Clock Fall Time (t
f
) [R
L
=100Ω, CL=10pF]
rev1.2-03/06
ABRACON IS
ISO 9001 / QS 9000
CERTIFIED
30332 Esperanza, Rancho Santa Margarita, California 92688
tel 949-546-8000
|
fax 949-546-8001
| www.abracon.com
实时画图,数值大于最大纵坐标时改变重新画
我用evc,想实现:将通过串口每0.1秒接收到得数据和AD接收到得数据,存储在一个CList对象中,按照时间点画两条曲线出来,当接收到得数据大于设定的纵坐标时重新画图,需要将以前的点也画出来。 ......
tclbbq 嵌入式系统
wince6.0下 mpg文件的支持问题?
高手请教一个很急的问题,我用c3 800的板子装wince6.0播放视频,mpg不支持怎么回事啊?已经选上了AVI Fliter,MPEG-1 Parser/Splitter, MPEG-1 Layer 1 and 2 Audio Codec, ......
morancjy 嵌入式系统
wince内存泄露的问题
项目要求在wince下使用RFID读卡器。本程序每隔200毫秒查询有无RFID卡来刷(发起邀请)。 现在,在程序执行期间有内存泄露。非常有规律。可以定位到就是在查询有无RFID卡来刷的某行代码导致泄露 ......
lbj412 嵌入式系统
迅为iTOP3399开发板QT系统PCIE 4G移植-编译程序
配套资料在网盘资料“iTOP-3399 开发资料汇总(不含光盘资料)\10_iTOP-3399 开发板Linux系统开发 \PCIE 4G 模块测试.zip”目录下。 45.1 编译程序 1. 首先拷贝 ppp-2.4.7.tar.gz ......
饥饿又奈奈66 机器人开发
直播回顾:7月21日ADI开关/多路复用器系列产品的典型应用
直播时间:7 月 21 日(周四)上午 10:00-11:30 直播主题: ADI开关/多路复用器系列产品的典型应用 观看回放:点击观看 ppt下载:点击下载 问答汇总: 提 ......
EEWORLD社区 能源基础设施
上电时,CPLD管脚有高电平脉冲输出!!!????
用EPM7128,最近发现一个问题,就是上电时,CPLD的引脚输出了一个高电平脉冲,之后就变为低电平。程序中该引脚设置的是低电平输出,理论上是不应该输出高电平的,不知道怎么回事。请高手赐教。听 ......
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2479  2218  1871  19  2116  34  50  13  18  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved