电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533TCFREQDG

产品描述CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533TCFREQDG概述

CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6

533TCFREQDG规格参数

参数名称属性值
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TRAY
最长下降时间1 ns
频率调整-机械NO
频率稳定性7%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率160 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间1 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
PowerPc仿真器支持全系列Freescale IBM/AMCC PPC Visionclick 调试 Vxworks
SILICON PROBE系列 JTAG仿真器介绍 1.产品特性: Silicon Probe 系列JTAG仿真器支持以下处理器家族: 1. PowerPC系列微处理器支持JTAG/COP 接口 Freescale PowerPC: ? MPC82XX 系列 ......
RCC1978 实时操作系统RTOS
详细解读开关电源电路
开关电源的主要电路是由输入电磁干扰滤波器(EMI)、整流滤波电路、功率变换电路、PWM控制器电路、输出整流滤波电路组成。辅助电路有输入过欠压保护电路、输出过欠压保护电路、输出过流保护电路 ......
okhxyyo 电源技术
2009年电子设计竞赛的一些新特点~~
本帖最后由 paulhyde 于 2014-9-15 09:16 编辑 2009年电子设计竞赛的一些新特点~~ 1、今年不叫Sony杯了,好象换NEC赞助了。。呵呵 2、今年会对“最小系统”给出定义或者说明,所以往年的准备 ......
mikelode 电子竞赛
数字地和模拟地
当数字地和模拟地通过0欧姆的电阻接在一起,干扰很大,不接在一起,电路不会工作。通过磁阻接在一起也是有干扰,这样怎么处理?...
an736007364 PCB设计
新写了一个LCD多级菜单的程序
本帖最后由 littleshrimp 于 2014-7-25 16:10 编辑 代码调试完也,还没有接LCD实际实测,个人觉得逻辑上设计的还可以,但字模声明的地方觉得还是不够灵活,高手有空请帮忙指点优化。 1608 ......
littleshrimp 单片机
G2231 获取负载传输功率程序求助
最近在用Launch Pad 开发板写获取负载端的传输功率并在LCD上显示的程序,显示模块那边已经做完了。现在的传输功率没有头绪呀。 看到LaunchPad 上面只有P1跟P2的20个管脚接口,P1端口我已经用来 ......
fakeyee 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2803  841  970  37  1511  57  17  20  1  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved