电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R9657901QXA

产品描述D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, DFP-20
产品类别逻辑    逻辑   
文件大小233KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R9657901QXA概述

D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, DFP-20

5962R9657901QXA规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数20
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDFP-F20
JESD-609代码e0
逻辑集成电路类型D FLIP-FLOP
位数8
功能数量1
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)19 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量100k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.9215 mm
最小 fmax63 MHz
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS273/UT54ACTS273
Octal D-Flip-Flops with Clear
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Contains eight flip-flops with single-rail outputs
Buffered clock and direct clear inputs
Individual data input to each flip-flop
Applications include:
- Buffer/storage registers, shift registers, and pattern
generators
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 20-pin DIP
- 20-lead flatpack
UT54ACS273 - SMD 5962-96578
UT54ACTS273 - SMD 5962-96579
DESCRIPTION
The UT54ACS273 and the UT54ACTS273 are positive-edge-
triggered D-type flip-flops with a direct clear input.
Information at the D inputs meeting the setup time requirements
is transferred to the Q outputs on the positive-going edge of the
clock pulse. When the clock input is at either the high or low
level, the D input signal has no effect at the output.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
CLR
L
H
H
H
CLK
X
L
D
x
X
H
L
X
OUTPUTS
PINOUTS
20-Pin DIP
Top View
CLR
1Q
1D
2D
2Q
3Q
3D
4D
4Q
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
8Q
8D
7D
7Q
6Q
6D
5D
5Q
CLK
20-Lead Flatpack
Top View
CLR
1Q
1D
2D
2Q
3Q
3D
4D
4Q
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
8Q
8D
7D
7Q
6Q
6D
5D
5Q
CLK
LOGIC SYMBOL
Q
x
L
H
L
No change
CLR
CLK
1D
2D
3D
4D
5D
6D
7D
8D
(1)
(11)
(3)
(4)
(7)
(8)
(13)
(14)
(17)
(18)
1D
R
C1
(2)
(5)
(6)
1Q
2Q
3Q
(9)
4Q
(12)
5Q
(15)
6Q
(16)
7Q
(19)
8Q
1
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984
and IEC Publication 617-12.
求助!!!分频电路的问题,请各位大虾指点!!!
电路图中有一个12MHz的晶振(作为8051的外部晶振电路),现在本人需要一个1MHz的计数晶振电路,能否用12分频电路将它分频,作为计数脉冲,如果可以的话分频电路最好用什么芯片?或者有没有单独的1MHZ输 ......
cqhaojun 模拟电子
P0口与地址译码
一个这样的电路:主要有AT89C51、74LS32(或门)、74LS273!接法大致如下: P3.6(WR)和P2.7(A15)接74LS32(或门)的出入; 74LS32(或门)的输出接74LS273的CLK ......
shanghaiwave 嵌入式系统
杀人事件
本帖最后由 wangfuchong 于 2015-9-30 16:57 编辑 说是一男的因为女的和另一个男的相好,在公安局门前开车撞死了另一个男的 具体其实我还不是很清楚 说是一女的原来和该男是夫妻,但是离婚 ......
wangfuchong 聊聊、笑笑、闹闹
用示波器表比勾上SPI的脉冲和数据线才能使SPI工作的疑惑?
DSP 2812调试SPI,出现了下面的问题: 示波器两通道探头加上数据线和时钟线上,两通道的地都接电源地,SPI才能正常工作。松开数据线和时钟线上的波器的探头,SPI就立即停止工作。 问题可能出 ......
niu506 DSP 与 ARM 处理器
神舟一号开发板原理图疑问
有用过神舟一号开发板的没?原理图上TFT部分的RS、TP_INT等引脚是什么作用? ...
dzgcsj_hz stm32/stm8
PCB
各位,我想请教一下 就是我自己在实验室做PCB板子,只能是单面板,因为用的是贴片电阻,所以有的走线不能太粗 我想问的是,有空间让它粗的可不可以粗,粗细交替又感觉不好,但是又说电源和地 ......
princess. PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2053  807  2716  344  1289  58  20  47  50  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved