电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFB33.330/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATFB33.330/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFB33.330/20.6208规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
郁闷,明天就要交双机接口通讯的课程设计现在还是搞不定。哪位兄弟能帮手做一个,一经采纳马上给分,下面有些老师给的参考资料,
对串行接口编程,就是对其内部的10个寄存器进行必要的读或写,编程时注意要指明是对那个寄存器进行读写。 在X86系统中,串行接口的端口地址为:COM1为3F8H~3FEH, COM2为2F8H~2FEH。所以各寄 ......
safasfasffsa 嵌入式系统
氮化镓 (GaN) 高电子迁移率晶体管
当增加功率器件两端的施加电压时,器件内的电场开始增加。一旦电场接近临界水平 Ec,功率器件就会发生雪崩击穿。为了在具有不同材料成分的类似系统之间进行简单比较,我们研究了一个突变的一维 ......
兰博 无线连接
28335ADC采样的触发源
TI 的28335的一点疑惑:28335的ADC能不能自己在那儿连续循环采样?我想让采样频率大于PWM频率,就肯定不能用ePWM来触发ADC了。还有其他的触发方式吗?我看到28335的触发源除了外部触发,Epwm触 ......
nepudqyzdh DSP 与 ARM 处理器
降低电感磁芯损耗的方法
大家都知道电感磁芯是很多电子产品中都会用于到的一种产品,例如手机、MP3、MP4、电脑、转换器、变压器及LED电视显示屏等等。而且大家应该也知道,电子产品在使用的过程中都产生一定的损耗 ......
qwqwqw2088 模拟与混合信号
ST Sensortile分享计划——第二篇 集成开发平台体验
ST Sensortile微型蓝牙系统体验分享计划之集成开发平台体验 1、系统介绍:270054 图1系统软件结构 上图是STEVAL-STLKT01V1和Nucleo Boards开发套件系统结构图,硬件部分由BlueNRG即BLE蓝牙 ......
wugx MEMS传感器
日历时钟+环境检测——作品提交
日历时钟+环境检测 作者:andy 项目背景 随着生活水平的提高,人们对居住的室内环境要求越来越高,除了温湿度外,还对室内的PM2.5浓度,CO2及TVOC等数值越来越关注。所以 ......
anni_zzg 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 192  103  2466  2621  207  41  35  59  50  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved