电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA575M000DG

产品描述CMOS/TTL Output Clock Oscillator, 575MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QA575M000DG概述

CMOS/TTL Output Clock Oscillator, 575MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA575M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率575 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【晒经典】稳压电源电路图
本帖最后由 dontium 于 2015-1-23 12:46 编辑 稳压电源电路分为线性稳压电源,集成稳压电源,晶体管稳压电源,交流稳压电源 一:由7805,7905,7812组成的特殊的线性稳压电源 如图所示为一种特 ......
785180572 模拟与混合信号
哪里能下到vxworks6.8,也就是workbench3.2?
有用过的吗?哪里能下到?调试过程中遇到版本问题,目前使用的是vxworks6.6...
zhuo811 实时操作系统RTOS
MSP430开发者资料
MSP最好用的开发者资料,希望大家好好学习 ...
爱小宝宝999 微控制器 MCU
引荐:国产自主设计芯片AD和DA 目前最高6位32G芯片
393004 393005 393006 393007 393008 393009 393010 还一些逆向设计芯片:AD芯片:替代AD9680(14位双通1G芯片) 替代ADC12D1000(12位双通1G) 替代ADC12D1600(12位双通1.6G) 替代ADC ......
qdk12 FPGA/CPLD
深圳 人民币1000元上 求Wince小程序
系统wince5.0,和一个仪表进行串口通信,对监控仪表进行实时监控,仪表最多有16路数据 要求:1、串口通讯,串口参数(串口号、波特率等)可以设置 2、串口查询式通讯,通讯间隔可以设置 ......
hejiyi 嵌入式系统
win2000下为何不能安装wdk6000?
win2000下可以安装哪个版本的WDK啊?...
rambo123321 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1073  1918  2781  1989  2481  22  39  56  41  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved