电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532RA000212BGR

产品描述LVPECL Output Clock Oscillator, 312.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

532RA000212BGR概述

LVPECL Output Clock Oscillator, 312.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532RA000212BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 250 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率312.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
频率偏移如何处理呢?
频率偏移如何处理呢?...
eeleader FPGA/CPLD
DIY油灯——组件是从废弃自行车拆下来的
这款手工油灯的组装部件是从废弃自行车上拆卸下来的。 配合内部已被掏空的灯泡,这款油灯会在夜晚,颤颤巍巍地通过摇曳的灯光,为您照亮一小片空间。 加上窗外不时掠过的风声,在难得的停 ......
soso 创意市集
2014 年度raw-os 开发计划征求
2014 年度raw-os 开发计划征求 下面的开发内容是本年度需要进行的: 1 rtos 抽象层的完成,抽象层可以兼容ucos 2, ucos 3, freertos 等主流系统。 2 MPU内存保护模块的进一步开发。 ......
jorya_txj 嵌入式系统
EEWORLD大学堂----MSP430 研讨会(2014)介绍
MSP430 研讨会(2014)介绍:https://training.eeworld.com.cn/course/107...
dongcuipin 聊聊、笑笑、闹闹
STM32这样的单片机是什么级别的制造工艺
我看到新唐科技晶圆代工提供0.35um BCD工艺,STM32这样的单片机是什么级别的制造工艺,是不是单片机都可以国产? ...
bigbat stm32/stm8
char转16进制的问题
keil c中将字符串"31313A34383A3439”转为"31 31 3A 34 38 3A 34 39"的十六进制输出。请问大概是什么转换? 应该不是简单的加个空格而已。 ...
洗了八吨水 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1164  1945  2700  1767  521  23  11  46  53  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved