电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA244M000DGR

产品描述LVDS Output Clock Oscillator, 244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA244M000DGR概述

LVDS Output Clock Oscillator, 244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA244M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率244 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Kernel模式的ISR中断时出现的错误
请问高手们一个Question: 我在用Windriver 编写Kernel模式的ISR中断时,链接用windriver生成的框架时出现了下列错误: error LNK 2026:module unsafe for SAFESEH image error ......
mooddog 嵌入式系统
v/f转换,请高手帮我分析操作原理
如图我想得到热电偶的测量值该怎样求,哪位做仪表的大哥教我一下操作原理谢谢...
帝国斜阳$ 单片机
智能手表,一场脑残极客的狂欢
本帖最后由 jameswangsynnex 于 2015-3-3 19:51 编辑   诚然,现在所有厂商都是以配件的方式来处理手机与智能手表之间关系的,配件就意味着它不能离开手机而独立使用,个别产品甚至连看时间 ......
shunzhou 消费电子
电阻知识大全(电子书).rar
电阻知识大全(电子书).rar...
Understand_Lin 单片机
LEDArray芯片比普通LED有哪些优势
技术的优点在于: 1、集成体具有更高标准的军工等级且更可靠。 2、集成体使用金属制成,散热好,操作时易保持低温,不似传统LED的设计,仅靠两根细金属脚散热; 3、集 ......
xyh_521 工业自动化与控制
TPS40303不明原因损坏,能调试好,就是不明白原理!!
TPS40303设计19V转12V电源,webench工具导出的设计方案,使用中上35W负载没问题,换成75W,一上电40303就坏,其他器件完好,试了10片板,都是如此现象,经调试软启动延迟问题解决,但就是不明原 ......
Eric 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 685  1895  1095  2278  539  37  6  35  25  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved