电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533PCFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533PCFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6

533PCFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最长下降时间1 ns
频率调整-机械NO
频率稳定性7%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率160 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间1 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
功率放大管真假辨别
功率放大管是音频功率放大器中的关键器件,现将正品与假品作一番比较。 1.从印刷的字体来看:正品字体匀称清秀,字迹不易被擦拭掉,而假品的字体如同写上那样,用手指甲轻轻刮拭便会使字迹 ......
aone2008 工业自动化与控制
厂家再寄送一套示波器,三台同桌PK
全文再续书接上一回,上次的两个示波器的测试,确认了TO202A是有问题,把测试数据反馈给厂家,并把帖子一同提供给他们浏览,售后看完数据,据说跟他们领导反应情况,后面再寄了一个TO202 ......
fsyicheng 测试/测量
SD协会发表了SMART SD存储卡用于NFC应用
本帖最后由 jameswangsynnex 于 2015-3-3 20:03 编辑 这明显是SD卡协会的成员在助力NFC,移动支付方面NFC发展确实还不够迅速。 SD协会发表了具备SWP界面的SMART SD 存储卡用于 NFC 应 用 mic ......
wstt 消费电子
蓝牙飞鼠可以考虑用CC2541
飞思卡尔蓝牙飞鼠以Kinetis L16单片机、加速度计、陀螺仪和电子罗盘为基础,并通过蓝牙与目标主机通信。 使用了蓝牙 HID/HFP/SSP配置文件,并可以将鼠标和键盘的输入数据和传感器数据发送至目 ......
蓝雨夜 无线连接
来看看这个语句
always @ ( posedge CLK or negedge RST ) if(!RST) count ...
chenzheng888888 FPGA/CPLD
关于Zigbee网络容量的疑惑,协调器Flash空间如何释放
最近在学习Zigbee CC2530定位方面的知识,只需要粗略定位,手里只有少量模块,拓扑结构选择Mesh网络,目前的想法是一个协调器单独放置在一个空间(信号不覆盖运行网络的空间),需要入网的全部 ......
f3597908 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 925  351  2180  1712  1213  30  33  9  18  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved