电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB307M000DGR

产品描述LVDS Output Clock Oscillator, 307MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB307M000DGR概述

LVDS Output Clock Oscillator, 307MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB307M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率307 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【晒“节”味】多彩的冰灯会“唱歌”
在哈尔滨冰雪大世界音乐冰灯前的雪地舞池内,近千中外游客随着音乐共同起舞。据了解,音乐冰灯是冰雪大世界首次尝试的一种冰雪加音乐的景观。随着音乐节奏变化,冰灯会变幻出不同色彩。...
lixiaohai8211 聊聊、笑笑、闹闹
windows CE 5.0 Imaging 组件,pImage->Draw()的参数设置问题
我在windows CE 5.0做图像显示的功能 用的是 Imaging组件; 使用pImage->Draw()的时候老是显示不出自己想要显示的部分。 问题出在的第三个参数上。 hdc An HDC value that is the graphi ......
toyla 嵌入式系统
请问AD转换器TLC2543可不可以采集负电压?
请问AD转换器TLC2543可不可以采集负电压?...
qcxf 嵌入式系统
分享黑金ZYNQ7000系列视频教程
视频太大了,无法上传,直接分享百度网盘了 介绍一下内容 【黑金ZYNQ7000系列原创视频教程】20.Linux下的GPIO操作 【黑金ZYNQ7000系列原创视频教程】19.Linux下的hello world实验 【 ......
engelbert FPGA/CPLD
新手求助,非接触式IC卡读卡器的代码
1.用MF RC500,C52单片机。 要求作为通用卡。。。。。。。。...
shangguan87 51单片机
项目外包:dsp28335硬件设计
项目外包: 要求: 1:dsp28335的usb链接。 2:sdram与flash扩展。 3:io扩展 没有da与ad。 联系方式:ctjggdl@163.com...
ty_gdl DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 925  2141  2586  543  87  6  32  48  1  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved