电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC311M000DG

产品描述LVPECL Output Clock Oscillator, 311MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RC311M000DG概述

LVPECL Output Clock Oscillator, 311MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC311M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率311 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
炼狱传奇-异步复位同步释放之战
经过前面的学习,相信大家已经充分体会到了verilog语言设计的精妙,今天开始“异步复位同步释放”的征战之旅。异步复位同步释放是提高系统稳定性最有效的方式,下面介绍两种其他的复位方式,我 ......
梦翼师兄 FPGA/CPLD
浪涌保护器的发展动向
浪涌能量是造成电力设备和电子设备损坏的最重要的因素之一 笔者从电力设备的保护和电子设备的保护两个方面出发 展望了金属氧化物避雷器 氧化锌线性电阻器及电子设备浪涌保护器的发展动向...
frozenviolet 模拟电子
【RT-Thread读书笔记】3. RT-Thread 学习4-5章读后感
本帖最后由 传媒学子 于 2019-4-22 22:46 编辑 【RT-Thread读书笔记】3. RT-Thread 学习4-5章读后感 第四章 这一章内容较少,主要是打个铺垫,教我们如何新建keil工程,以及文件组的布 ......
传媒学子 实时操作系统RTOS
TI 大学计划成功故事|西安电子科技大学孙肖子教授:校企联合是理论与实践结合的最...
我是西安电子科技大学的老师孙肖子,虽然我已经退休多年,也许久没有站在讲台上给学生们上课,但我并没有远离一线。由于发自内心对学生对教学的热爱,我仍然会在网上录制一些开放教学内容给学 ......
maylove TI技术论坛
寻找WIFI摄像头整套方案
RT5350 WIFI摄像头整套方案开发 1、通过WIFI路由器实现WIFI连接 2、可以手机远程监控 3、细节详聊 4、价格可以详谈 联系方式:QQ:972640156 ...
kbnswdifs 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1202  94  2447  2122  27  31  39  8  42  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved