电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC347M000DGR

产品描述LVDS Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC347M000DGR概述

LVDS Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC347M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电子设计比赛做电源 需要什么仪器?
电子设计比赛做电源 ,需要什么仪器 ...
新寻zai 电源技术
【求助】太阳能路灯控制器电路
急需呀!靠这个面试呢!哪位大虾帮帮忙啊! 我邮箱 liuruiaiwo@163.com...
dcm45461949 能源基础设施
双T陷波器s域计算分析2(纯手绘幅频特性曲线)
之前我们通过计算得出了双T陷波器的s域系统函数,并依照函数绘制出了s域的零极点分布。然而单从零极点分布我们还难以对系统形成一个直观的印象。 这里,为便于理解,我们再通过手算或测量来 ......
nmg stm32/stm8
全国赛PCB板可以代工不?
本帖最后由 paulhyde 于 2014-9-15 09:39 编辑 参加全国电子设计大赛,想做四层板(自己设计板子、布局、布线),但学校的设备不能做出四层板,如果交给相应的PCB制作工厂制板,是不是违反了比 ......
loveBT 电子竞赛
如何检查与预防PCB电路板短路?
转自:印刷电路世界 pcb电路板短路是最为常见的问题,出现短路一般有两种情况,一种是pcb电路板已经达到了一定的使用年限。第二种情况就是pcb电路板生产中检查工作不到位等。但是这些生产中小 ......
ohahaha PCB设计
EEWORLD大学堂----详解matlab图像函数及其应用
详解matlab图像函数及其应用:https://training.eeworld.com.cn/course/4788MATLAB图像处理工具箱是目前最流行的图像处理工具之一,其函数能有效地实现各种图像算法。本视频从实用角度出发,详 ......
老白菜 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1417  2639  1434  1500  1559  20  8  31  14  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved