电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1262M00DG

产品描述LVPECL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1262M00DG概述

LVPECL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1262M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
设计高效、强大、快速的电动汽车充电站
随着电动汽车(EV)数量的增加,全球范围内对于创建更加节能的充电基础设施系统的需求也越来越多,而且这些系统和以往相比,可以更快地为车辆充电。与先前的电动汽车相比,新型电动汽车具有更高 ......
alan000345 TI技术论坛
PCB设计资料
蛮好的一份资料,我学pcb时就是看这个的,参看参看吧...
江汉大学南瓜 PCB设计
经历过华为的朋友,来说说你眼中的华为吧!
上周六,大学同学十年大聚,与一位在华为的MM聊了几句,突然有种紧迫感: 1、公司采取考评制度,考评结果直接与奖金挂钩,A级与D级之间的差异应该是几十万的量级。 考评制度是主管评定的, ......
soso 工作这点儿事
WinCE下自带的MediaPlayer能播放什么格式的视频文件?
我用的WinCE6.0, X86的 我配置了WinCE下自带的MediaPlayer播放器,试了好几种格式的视频文件都无法播放,提示无法打开路径或者文件。网上看到有人说可以播放特殊格式的wmv,有没有人知道是 ......
vv0147 嵌入式系统
【视频分享】BLDC参考设计的使用方法
BLDC参考设计的使用方法简介 http://player.youku.com/player.php/sid/XNDExNDA4Mzk2/v.swf 更多TI精彩视频,请关注我的分享~~~ :kiss:...
德州仪器_视频 微控制器 MCU
请问什么卡支持字符读写(智能卡,IC卡,接触式)
IC卡只支持16进制的数值。那种卡可以存储字符。例如卡本身可以存字符,谢谢...
lvzyu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1830  1591  2159  1393  1383  5  43  1  18  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved